edadoc2003

EDADOC一博技术专栏:每周2篇PCB设计、SI仿真原创技术文章。一博在这里恭候大家。 一博,PCB设计,制板,物料代购,贴片组装。了解更多www.edadoc.com

阻抗控制与层叠设计的几个层次

说起阻抗控制,很多人都是一脸的轻描淡写:这么简单,我刚入行就会了。在深入了解行业在设计中进行阻抗控制的方法之后,我总结了4个层次。第0层次,不进行阻抗控制。也分两种,一种是设计不属于高速范畴,不需要控制阻抗;一种是到了高速范畴,却不知道需要...

PCB设计上如何避免EMC问题

最近经常被问到EMC相关的问题,比如怎么设计才能避免EMC的问题,我想经常关注高速先生的同鞋们有机会肯定也会问到这个问题。首先这是一个系统 性的问题,不是那么好回答,尤其是对于聚焦在高速信号这个领域而非EMC专长的高速先生们来说,其实也只能...

EMC与地之重新认识地

记得在Mark的培训中,他手上拿了一个无线鼠标,然后问了一个很有意思的问题:“这个无线鼠标的地在哪里?同样,我们的手机没有和任何大地有接 触,那么这个地又在哪里呢?”这个问题确实很有意思,也确实让人很难回答。对于这个问题,我们平时对于地的

SI与EMI(一)

Mark为期两天的EMC培训中大概分成四个时间差不多的部分,简单来说分别是SI、PI、回流、屏蔽。而在信号完整性的书籍中,也会把信号完整性 分为:1.信号自身传输的问题(反射,损耗);2.信号与信号之间的问题(串扰);3.电源问题;4.EM...

EMC学习之电磁辐射

我们在接触新鲜事物的时候,通常习惯用自己熟悉的知识去解释自己不熟悉的事物。EMC知识更多的涉及到微波和射频,对于像我这种专注于信号完整性而对EMC知识知之甚少的菜鸟来说,最初也只能用SI的一些基础知识去撬开EMC设计的大门了。各位走过路过欢迎踩脚啊

FLY-BY拓扑,阻抗是怎么不连续的?

相比T拓扑,fly-by在传输较高速率信号时更占优势一些,当然fly-by也并不就是完美的,它自身也存在很多缺陷,例如使用fly-by,负载之间有延时差,导致信号不能同时到达接收端。为解决这个问题,DDR3引入了read and write leveling,但是fly-by由于分支结构的存在,通道本身就存在一些缺点。例如:通道阻抗不连续;容性突变对时序的影响等等。

围殴拓扑和端接之终结篇

回到正题,在这个围殴开篇的时候征集了大伙的一些问题及最感兴趣的话题,其中最多的是T型拓扑和Fly_by拓扑的应用,所以上一篇文章中我们特意针对T型和Fly_by拓扑已经做了一些总结。那么这一篇就让我们再来回顾下其他的拓扑和端接方式吧,同时也将开篇时大家的一些其他问题争取在终结篇给大家答复。

T型及Fly_by拓扑之应用总结

前面的文章有分别介绍过T型拓扑及Fly_by拓扑结构,这两种拓扑结构应用最多的应该是在DDR3里面,说到这里,小编又想开始聊聊DDR3的设计了,我想很多人都比较有兴趣。因为DDR3的设计还是比较复杂,而且应用也比较广泛,如下图是常见的T型及...

FLY-BY,你不可不知的两大布线细节

作者听过这样一种说法,DDR的历史,就是一个SI技术变革的过程,说白了就是拓扑与端接之争。DDR2使用的是T拓扑,发展到DDR3,引入了全新的菊花链—fly-by结构。使用fly-by并不完全因为现在的线路板越来越高密,布局空间越来越受限...

TDR测试原理

什么是TDR?TDR是英文Time Domain Reflectometry 的缩写,中文名叫时域反射计,是测量传输线特性阻抗的主要工具。TDR主要由三部分构成:快沿信号发生器,采样示波器和探头系统。 TDR测试原理TDR通过向传输路径中发...

如何计算阻抗(下)

上次讲到了阻抗计算和工艺制程之间的一些"权衡的艺术",主要是为了达到我们阻抗管控目的的同时,也能保证工艺加工的方便,以及尽量降低加工成本。接下来,就具体说说,利用SI9000计算阻抗的具体过程。如何计算阻抗对于阻抗计算而言,层叠设置是先决条...

如何计算阻抗(上)

关于阻抗的话题已经说了这么多,想必大家对于阻抗控制在pcb layout中的重要性已经有了一定的了解。俗话说的好,工欲善其事,必先利其器。要想板子利索的跑起来,传输线的阻抗计算肯定不能等闲而视之。在高速设计流程里,叠层设计和阻抗计算就是万里...

为什么PCB上的单端阻抗控制50欧姆

很多刚接触阻抗的人都会有这个疑问,为什么常见的板内单端走线都是默认要求按照50欧姆来管控而不是40欧姆或者60欧姆?这是一个看似简单但又不 好回答的问题。