Blackfin处理器硬件设计中的注意事项
0赞
发表于 10/11/2011 4:18:12 PM
阅读(24599)
Blacfin处理器进行设计的时候需要避免一些共性错误,这里简要的介绍几点。与存储器接口或者专用外设无关。
首先,在设计硬件电路的时候,需要考虑NMI极性——非屏蔽中断信号的极性。在几款Blackfin处理器中,有的NMI信号时高电平有效,如ADSP-BF531/BF532/BF533/BF535/BF561。而在其他的Blackfin处理器中,为了更好与标准管理部件连接,NMI信号都是低电平有效的。在不使用NMI信号的时候,因该将其状态设置为无效。
其次,还需要注意5V的兼容性。大多数Blackfin处理器的信号引脚不兼容5V电压,但有些例外,如一些双线接口信号。如果需要,处理器的其他信号引脚都需要使用电平转换器,使信号电压小于等于处理器数据手册中规定的绝对最大值。
而在处理器处于高速工作的时候,内部电源供应引脚加合适的旁路电容将十分关键。高频工作时,电容中讨厌的寄生电感和布线会降低旁路电容的有效性。当处理器运行速度高于100MHz时,可以采取一下两项措施,第一,电容必须在物理尺寸上很小,且其引线应很短以减少电感量;第二,较小的电容值将提高LC电路的谐振频率。
在信号上加测试点有助于板的调试,所以测试点和信号间的访问也十分重要,如CLKOUT,SCLK,块选择信号,PPI_CLK和RESET等。有些选择性输入引脚,如加载模式引脚BMODE直接连接到电源或者地,由于这些引脚在BGA封装芯片下而不能访问,所以,为了方便调试,用上拉和下拉电阻连接这些信号会更有帮助。
The End!!
