Altium Designer 如何将SCH设计更新到PCB
一,直接update,如下所示:从原理图更新到pcb,步骤如下,1.Design》UpdatePCBDocument…2.出现如下ECO界面,执行ExecuteChanges:而后即可更新到PCB中去,当然前提是保证原理图中的器件关联了相应的封装信息。二,也可以用showdifference的方式来进行更新,步
发表于 2011/6/27 上午10:24:17
阅读(5440)
拆解一个诺基亚手机简配的AC-3C的充电器。
原来大厂的充电器也是如此简单,电源IC是SOT23-6,丝印是67A的芯片型号是??NPN管13002。输出正电源的蛇形走线的作用是什么?为什么需要这样走?
发表于 2011/6/23 下午1:57:44
阅读(4614)
利用Altium Designer的 栅格(Grid)方法布局LED圆板。
这个利用了栅格(Grid)的设置方法。我只能给你一个指导,需要更加详细合乎你个人的操作,需要你在我的方法上多操作尝试。1、键盘快捷组合O+G,打开栅格管理器,点击左下角的“菜单”,在对话框中的选择“添加极坐标栅格”。2、双击新添加的优先等级
发表于 2011/6/23 下午1:31:13
阅读(4370)
Altium Designer软件中怎样将Split Plane 菜单调出来
在PROTEL中是用Split来分割,而AltiumDesignerSummer09中直接用Line,快捷键PL,来分割。点击“Place”(快捷键P→L)→“Line”→然后就可以画定区域了→通过Shift+空格来改变画线的方式→圈定一个区域之后→双击该区域&r
发表于 2011/6/23 下午1:26:00
阅读(6198)
OrCAD Capture CIS快速放置元器件一招。
OrCADCaptureCIS的cisexplorer是一个很好的放置元器件的工具,充分利用cisexplorer就可以减少大家自己新建元器件或者查找元器件的工作。首先OrCADCaptureCIS首先我们把DISCRETE.OLB这个基本库加载到库里,DISCRETE.OLB包含了我们绘制原理图是的基本元器件共872个零件,
发表于 2011/6/22 下午3:44:23
阅读(3719)
于博士之Cadence SPB 15.7 快速入门视频教程(共60集)
专辑位置地址:http://www.verycd.com/topics/2758977/下载地址:打开迅雷,复制下面的地址就可以使用迅雷下载了。ed2k://|file|cadence%E8%A7%86%E9%A2%91%E6%95%99%E7%A8%8B%EF%BC%881-10%E8%AE%B2%EF%BC%89.rar|277203508|ee12685cbd528140eee440df2cafbe65|h=
发表于 2011/6/22 下午3:13:21
阅读(5347)
Altium designer DRC规则中英文对照
Ⅰ:ErrorReporting错误报告A:ViolationsAssociatedwithBuses有关总线电气错误的各类型(共12项)busindicesoutofrange总线分支索引超出范围Busrangesyntaxerrors总线范围的语法错误Illegalbusrangevalues非法的总线范围值Illegalbusdefinitions定义的总线非法Mismatch
发表于 2011/6/20 下午5:07:25
阅读(4952)
开始折腾Cadence 里的Design Entry CIS
一直用的工具都是protel,但现在开始自己画原理图了,protel的原理图编辑功能实在不敢恭维,在网络搜索一番大家的推荐的画原理图工具就是ORCAD。现在离职失业在家就利用这段时间慢慢折腾Cadence里的DesignEntryCIS。总说DesignEntryCIS的界面不是很友善,习惯了window下
发表于 2011/6/19 上午10:35:09
阅读(5618)
对于Buck,我们可以得到以下重要认识:
1、输入回路和二极管回路的分布电感,是引起反压尖峰的罪魁祸首。与输出滤波回路无关。推论:输出滤波电容是不是接地中心无关紧要。2、输入回路或者二极管回路的分布电感中的任意一个消失,则二极管反压尖峰消失。推论1):二极管
发表于 2011/6/19 上午9:23:34
阅读(4209)
60分钟学会OrCAD Capture CIS
附件是于博士整理制作的OrCADCaptureCIS教程,是基于15.7做的,非常详细,是初学者快速掌握Capture并进阶的很好的一个教材。
发表于 2011/6/18 下午3:41:11
阅读(2741)
ORCAD Capture CIS 快捷键
这个是原理图设计中的一部分快捷键总结,是从网上找到的,不是很全,以后争取出一份全的。这份先收藏在这里。应用环境快捷键&n
发表于 2011/6/18 下午3:38:07
阅读(3668)
陶显芳老师谈电磁干扰与电磁兼容
陶显芳老师谈电磁干扰与电磁兼容(一)·电磁干扰的危害·电磁干扰产生原因一、电磁干扰无处不在1、一个让人胆战心惊的星球电磁干扰对人类危害最大的,实际上还是我们居住的地球,其中雷电干扰对人类的生活危害最大。雷电不但对人类的生存造成很
发表于 2011/6/17 下午9:32:51
阅读(4601)
Altium Designer中关于铺铜的技巧
一.铜的连接方式:要想使铺好铜的PCB板中的过孔联接不呈十字交叉状,而是直接联接,您可以做如下操作:1.点击菜单Design,在下拉菜单点击Rules,找到Plane->Polygonconnectstyle,右键点击选择Newrule。出现如图1所示。图12.在新设置的New
发表于 2011/6/17 下午9:30:20
阅读(8390)
pads原理图转换Altium Designer格式的图示
1、在powerlogic使用file下的export功能导出。txt文件。2、格式选择为.txt,点击保存。3、点击“selectAll”,输出类型格式为padslogic2005.并点击“OK”4、就输出我们需要的txt文件了。5、打开AltiumDesigner软件。使用&ld
发表于 2011/6/17 下午9:29:13
阅读(15005)
Clearance和Creepage的区别,电气间隙和爬电距离的意思及区别
Clearance和Creepage的区别,电气间隙和爬电距离的意思及区别Clearance(电气间隙)是什么意思Clearance:电气间隙--两个导电零部件之间或导电零部件与设备界面之间测得的最短空间距离.Creepage(爬电距离)是什么
发表于 2011/6/17 下午9:27:27
阅读(10529)
