小小博士

分辨率可变的旋转可变数字转换器AD2S80A

0
阅读(4758)

分辨率可变的旋转可变数字转换器AD2S80A

    在去年的博客中,我曾经向大家介绍过AD598,当时只是将AD2S80A作为参照物提出来,并没有全面介绍AD2S80A的特性,今天我想全面介绍一下AD2S80A。

    AD2S80A是一款单芯片、10/12/14/16位旋变数字转换器,提供40引脚DIP或者44引脚的LCC陶瓷封装。它采用BiMOS II工艺制造,将CMOS逻辑和双极性高精度线性电路的优势融合于同一芯片。该转换器允许用户通过外部元件选择所需的分辨率和动态性能,这就赋予用户极大的灵活性,从而确定最适合其系统要求的转换器。

    AD2S80A利用比率跟踪转换方法将旋变格式输入信号转换为并行自然二进制数字字。10/12/14/16位输出字处于三态数字逻辑状态,并通过16路输出数据线以2字节形式提供。BYTE SELECT、ENABLE和INHIBIT引脚确保可以轻松地将数据传输至8和16位数据总线,而提供的输出则可直接通过外部计数器进行周期或者俯仰计数。AD2S80A的工作基准频率范围为50HZ至20000HZ。

    在我们的电路设计中,严格按照芯片资料所介绍的,将正弦信号、余弦信号以及信号地连接至AD2S80A的输入引脚,PCB布线时将这三个信号采用包地的方法布线,以此来降低正弦信号和余弦信号之间的耦合。另外,由于我们的MCU选用FPGA芯片控制,这里我们将AD2S80A的控制引脚连接至FPGA,将数据线、ENABLE、BYTE SELECT、INHIBIT以及BUSY信号连接至FPGA,接受FPGA的控制。具体连接参照如下图所示:

    通过通过AD2S82A的片选端口,可以选择他们各自的分辨率,即10/12/14/16位,由于它们将旋转变压器式信号转换成自然二进制代码,是采用一种比率式跟踪方法,输出数字角只与输入正余弦信号的比值有关,而与绝对值无关,因此具有较高的噪音抑制能力,可以减小旋转变压器远距离传输带来的误差。当AD2S82A和AD2S80A正处于运算过程当中时,会在它们各自的BUSY端口,产生一个繁忙信号。用FPGA对繁忙信号进行检测,当AD2S80A在运算过程中时,FPGA发出一个禁止信号,送入AD2S80A的INHIBIT端口,禁止这时读取芯片的转换数据,这样即能使芯片工作,又能防止误读转换结果。

    最后,切记AD2S80A的芯片在PCB布线时考虑信号之间的干扰,特别是正弦信号与余弦信号,做到很好的包地。

    谢谢大家的支持。