CrazyBingo

DIY VGA ColorTest

全局时钟--复位设计

Tony Bai 一个程序员的心路历程

版权声明:转载时请以超链接形式标明文章原始出处和作者信息及本声明http://bigwhite.blogbus.com/logs/20147715.htmlC语言语法简单,但内涵却博大精深;如果在学习时只是止步于表面,那么往往后期会遇到很多困难。typedef是C语言中一个很好用的工具,大量存在于已有代

终于看到了希望——基于美女的VGA系统构架

16真彩色原理图:ADV712050M超频到65MHzQuartusIIRTL:NIOSII+VerilogSOPCCPU设计:SDRAM+Verilog接口NIOSII:CPU——Verilog协议写BMP原图:美女VGA显示:背影杀手走了好多歪路,自己做的硬件,自己写的软件,身边没人帮助我,很孤独。。。还有有一大帮网友亲

写好代码的10个秘密

先给大家看一段据说是史上最强的程序:e10033f6bf020b510f3a58cc85025068131cbe1fbea11bf01e11b657b8111bb21138974b4b4879f9ad86e08bc8bdffffe820e13403d01741a7f3aaebf32dff050e8f05af7d88bd8268a1aae14f4a75f9ebdecb57bb21138bc140f727f7f58bfbba1114f4f4ae1683957ff9

我坦白我交代我忏悔——史上最稳定的DIY VGA 模块

NIOS II 软核性能标准(转牙缝)

NIOS II/f Data Cache and Tightly-Coupled Memory

NIOS II 9.1 SP1 FLASH Programmer 操作详解

IOWR 写数据总结出郁闷的问题

NIOS II 处理器性能测试(转)

本文对NiosII处理器的经济型NiosII/e和快速型NiosII/f在不同的优化方式下测试其性能,测试了以下代码的运行时间。1、Printf//文件打印2、usleep(1000)//睡眠时间3、IOWR_ALTERA_AVALON_PIO_DATA//端口读写测试代码如下:#include#include"system.h"#include&q

FPGA Verilog 硬件描述 + NIOS II 软核设计 EPCS FLASH 容量解读 (实现最大的利用价值)

FPGAVerilog硬件描述+NIOSII软核设计EPCSFLASH容量解读(实现最大的利用价值)一些基本外设(NIOS/F,SDRAM,LED,KEY,EPCS,JTAG_UART等)(SOPCIP设计)QuartusIIVerilogTOPFile综合后QuartusII报表可见,差不多用了1/2的FPGA,相当于120KB的二进制文件NIOSII中Wate

高手进阶,终极内存技术指南——完整/进阶版(转)

作为电脑中必不可少的三大件之一(其余的两个是主板与CPU),内存是决定系统性能的关键设备之一,它就像一个临时的仓库,负责数据的中转、暂存……不过,虽然内存对系统性能的至关重要,但长期以来,DIYer并不重视内存,只是将它看作是一种买主板和CPU时顺

SN74LVC4245A/(74LVC245) 真是个好东西啊

电子类网站(转)