ad604

7系列的与Vivado的文档

Xilinx一直都有着丰富的文档,目前Xilinx的软硬件主力分别是7系列的FPGA和Vivado设计开发套件,这里简单讨论一下相关文档。从DocNav中查看7系列的文档,最常见的是DataSheets,UserGuides两个。DataSheet中,Overview是简单描述一下整个系列,ProductTable是列出某一系

优秀的FPGA入门开发板Nexys-4

Nexys-4是Digilent推出的一款基于Artix-7的开发板。出去Avnet之前推出过的Spartan-6Microboard之后,个人认为这块Nexys-4是非常有吸引力的。尤其是针对FPGA初学者。Avnet也推出了一款Artix-7的小板卡,使用的是50T的。这个板子使用的是Artix-7系列的XC7A100T-1CSG324C芯

Vivado Logic Analyzer的VIO

本文基于Vivado2014.2ChipScope有两种使用的方式:cdc和IPCore。由于VIO的IP只能通过IP的方式来使用,所以IP的方式ChipScope中有重要的意义。同样,Vivado中的VIO也只能通过IP的方式来使用。本文使用Digilent的Nexys-4板卡来探讨VIO的使用。关于Nexys-4的信息,请参考ht

Vivado Logic Analyzer Advanced

本文基于Vivado2014.2。阅读前请参考博文。http://blog.chinaaet.com/detail/37239http://blog.chinaaet.com/detail/37242http://blog.chinaaet.com/detail/37264http://blog.chinaaet.com/detail/37269通过前文对ChipScope和VivadoLogicAnalyzer的对比,可以发现ChipSc

Vivado Logic Analyzer的使用

chipscope中,通常有两种方法设置需要捕获的信号。1.添加cdc文件,然后在网表中寻找并添加信号2.添加ICON、ILA和VIO的IPCore第一种方法,代码的修改量小,适当的保留设计的层级和网线名,图形化界面便于找到需要捕获的信号。第二种方法,对代码的改动

强大的Vivado IP工具——自定义IP的使用

首先,要指出,本文不描述任何IP的功能与使用。在开发一个大型FPGA项目时,多人协作是必不可少的。这个时候,如何提交设计给负责集成的人,是项目开发中最关键的问题之一。常用的一个方法是,提交网表。网表的提交可以算是相当方便的操作了,这在ISE的时期还体会不到,