xzy610030

一起探讨,一起进步,一起分享!

vivado设计一:建立第一个入门工程(基于zybo)

0
阅读(16028)

软件:vivado 2013.4

电脑:xp系统

硬件:zybo(基于xilinx 的zynq-7010主控芯片)

实验一:利用vivado建立一个嵌入式系统(之前用PlanAhead在zed实现过,现在换成vivado和zybo了,感受一下不同的地方)

启动vivado,建立新工程

clip_image002

选择next,填写工程名称和选择工程路径

clip_image004

Next,RTL工程走起:

clip_image006

Next,选择为verilog

clip_image008

连续三次Next,选择平台,这里我们使用的是zybo了:

clip_image010

Next,然后finish,就建立了一个空的vivado工程

clip_image012

来到工程主界面:

Create Block Design

clip_image014

点击ok,Add IP

clip_image016

搜索z,选择红色的zynq7 Processing System

clip_image017

双击zynq7 Processing System,点击Run Block Automation

clip_image019

出现了:

clip_image021

双击上面出现的图:添加配置文件:

clip_image023

点击ok,回到界面,继续zynq7 Processing System

clip_image025

clip_image027

注意下面的非常重要只留下uart1:

clip_image029

点击ok,回到主界面:

clip_image031

点击上述的validate design ,没有错误

clip_image033

clip_image034

Generate

clip_image036

clip_image037

File->Export > Export hardware for SDK

建立应用程序工程

clip_image038

选择模板:

clip_image039

产生模板后,打开memorytest.c,在空白处按下个Enter,保存,这个时候就会重新编译,生成我们需要的elf文件:

clip_image041

好,在zybo上设置为JTAG启动,接好uart线,选择usb供电

clip_image043

clip_image044

下载elf文件,可以看到信息如下:

clip_image046



zedboard--ps工程helloworld的建立

http://blog.chinaaet.com/detail/34607

vivado设计一:建立第一个入门工程(基于zybo

http://blog.chinaaet.com/detail/35736

第一个是从ISEPlanAhead从开始建立一个zynq的纯ps的工程

第二个是从vivado中直接建立的一个PS工程,这里都没有用到PL

基本流程是差不多的,还无法体会vivado的强大之处,有待继续学习和发掘。