;
;

最新博文

0
推荐
5855
阅读

项目日志4——AD调试(Virtual JTAG)

0
推荐
1975
阅读

readback 笔记(1) (2006-10-10 00:58:39)

0
推荐
1445
阅读

在实现基于模块的部分重配置时模块名称的对应关系 (2006-09-23 00:59:33)

0
推荐
1694
阅读

bitstream文件结构(2) (2006-09-06 23:59:12)

0
推荐
2797
阅读

DS18B20温度数码管显示

20682387916306.rar
0
推荐
10677
阅读

DS18B20串口显示实验

20681385919174.rar
0
推荐
3839
阅读

小诗--来自《编程之禅》  2009-09-25 22:03

一程序不过是梦,生于无形无象的禅中,我们只是那做梦的人。二我编程三日,两耳不闻人声,只有硬盘在歌唱。三编译程序在运行,像一条湍急的河流,我静静地等侯。四为何要用LISP?COBOL语言我不懂,所以我用LISP。五编程一整夜,透过窗户,照到屏幕上,初升的太阳。六硬件
0
推荐
21888
阅读

[FPGA博客大赛]申请免费Xilinx IP核 之指南(updated)  2010-01-29 12:45

最近xilinx的网站一直在内部升级,也出现一些问题,比如有一些申请无法提交啊什么的。但是升级带来的很大的一个影响就是一些资源移位了,一些文档的链接变掉了。还有就是IP序列号的申请的流程变掉了。要是想了解之前IP的申请以及申请的IP的一些特性,可以参考我之前的文
0
推荐
3145
阅读

谈谈如何利用FPGA开发板进行ASIC原型开发

ASIC设计在尺寸和复杂性上不断增加,现代FPGA的容量和性能的新进展意味着这些设计中的2/3能够使用单个FPGA进行建模。然而,这些设计中仍然保留有1/3(那就是说,所有ASIC设计中的1/9)要求一个基于多个FPGA的原型开发板。在不太遥远的过去,对ASIC设计团队而言,在这类情
0
推荐
4311
阅读

基于FPGA的随机数发生器的实现以及利用ChipScope的验证--ZT

本文主要介绍利用FPGA的自身的特性实现随机数发生器,在Virtex-IIPro开发板上用ChipScope观察随机数序列,以及在PCIe4Base(基于Virtex-4FPGA)上实现。基本的原理随机数在计算机科学中的密码学中有着重要的用途,常常被用作密钥的来源。随机数包括伪随机数以及真随机数
0
推荐
4219
阅读

项目日志3——AD调试(在线调试)

上一篇博文提到了简单的AD板级调试方法,主要的方法是通过内部设计一个串口通信模块,将采样到的AD数据发送到PC机进行观察验证。之所以采样这样的方式和特权同学过去的设计使用的器件都相对比较老(军品较多),而无法支持开发工具提供的各种先进的嵌入式调试手段有关,
0
推荐
3770
阅读

项目日志2——AD调试

先说一些题外话,通常来说,一个规范的FPGA工程设计都会遵循一套固有的流程,但并不是所有的工程都从始至终一层不变的围着一个所谓的固定的流程走。对于所有的设计,特权同学也都会大致按照下面的步骤进行:分析需求à划分模块à设计输入à功能仿真&a
0
推荐
2647
阅读

VB源码之友升级了(系统内核的升级最近也要推出)

以前有些懒,虽然用源码之友过程中出现了几次VBIDE死机(害的要关闭VBIDE,如果没保存就惨了),不过一般免费用户遇不到,那是在专业版中提供的仅对函数内整理的功能。目前已经修改完毕。&nbs
0
推荐
2283
阅读

用控件仅一条指令实现界面换肤和多语言版本(YFSkins)

这一段时间做程序,一直在做界面方面的工作,刚开始是简单的贴图操作,后来感觉不通用,代码重用性不好,并且要做很多基本工作(要在界面上添加图片,此外还要设定叠放顺序)。后来,把它封装成类,代码重用性提高了,可是界面上还要自己添好多控件,此外窗体变化和放缩
0
推荐
4060
阅读

4.4bsd中的signal实现part2

psignal()分下面几步post信号:1.根据进程描述符里面的p_sigignore,p_sigmask,和p_sigcatch域确定进程要采取的行为.如果对于这个进程既不block(即mask)也不忽略也不catch,则认为采用defaultaction.(15句),如果被忽略则直接返回什么也不做(8~9句),如果被屏蔽则只记录不del
;
;