最新博文

0
推荐
3331
阅读

底层硬件如何实现浮点运算

首先,我们需要明确一个概念:FPGA所能表示的信号电平只有0和1。如表1所示,如果给出一组16位二进制数据,一般人肯定会很自然的认为它代表的是一组相应的10进制整数。表116位二进制数据10进制数据16’b0000_0000_0000_000116’d116’b0000_0001_00
0
推荐
2191
阅读

实用单片机系统(MS3)--基于MCU51的理想开发平台

2001年大学毕业时,就想着基于MCU51做一个属于自己的开发平台,这样今后的项目都基于这个平台开发,既可以提高效率,又可以提高这个平台的扩展性、复用性及稳定性。想法只是想法,那个时候单片机也只有汇编的水平,只做过半个项目,但这个理念是很好的,现在还感叹自己
0
推荐
1785
阅读

编码器 传感器 光栅尺

产品介绍一、张力控制系统经营张力传感器、拉压传感器、称重传感器、张力放大器、张力显示器、张力变送器、张力控制器、磁粉制动器、空气制动器、气涨轴、卡盘、在线张力测量系统、张力收放卷变频器、张力控制方案等,行业分电线电缆、塑料薄膜、布匹、印刷机、收放卷、
0
推荐
3658
阅读

SAE1772的安全考虑

网上的baidu的文库里面有这个文档,没有的兄弟可以去看看。有几个特点吧:无论模式1还是模式2引导电路的结构拓扑都是类似的:1.使用者在插拔的时候可以看到是否有交流电源2.使用者可以看到充电是否完成3.由于逻辑复杂,电路较为考虑周到,它可以完成以下的工作交流供电
0
推荐
3823
阅读

充电安全性分析之2

对于国标的问题,在上一次的会议中见到制定和起草标准的CATAC的人以后,有一些认识。我现在把我关于这个问题某些不太成熟的想法继续表达出来,仅代表我个人的看法。sonicss在我的另一个博客上给我留言,把直流的顺序放到了交流的顺序上去。仔细看一下模式定
0
推荐
3732
阅读

电动汽车的几点假想

最近对电动汽车这个事情投入了不少的精力,和同事讨论了很多,把一些想法记录一下。1.以目前的电池的技术,能量密度和使用的1km的单位成本,要把电动汽车做到和同等的燃油车的相类似的性能非常的难。并且由于汽车的最低温度和最高温度(-40~85degC)下,对电池需要加热
0
推荐
2690
阅读

ans to "菜刀"

0
推荐
2502
阅读

解读ARM制胜之道

第一次接触ARM,是在毕业设计时用周立功基于ARM7的开发板,而近日有幸采访到ARM中国总裁谭军博士,更加深入的认识到ARM的发展及创新,在此与大家分享。100亿——业界的奇迹1月24日,基于ARM技术的处理器出货总量已超过100亿个,这全是由ARM合作伙伴们所实现的
0
推荐
13304
阅读

[笔记].独立按键消抖的改进.[Verilog]

引子先前的[笔记].一种独立键盘消抖的Verilog写法.[Verilog]是针对4个按键写的。今天我略为改动下,改成参数化,已验证,非常好用。代码key_debounce.v01modulekey_debounce02#(parameterKEY_WIDTH=4)03(04input
0
推荐
4538
阅读

[文档].Nios II Flash Programmer用户指南.[Nios II]

简要目录Ch1NiosIIFlash编程器概要Ch2使用Flash编程器的图形界面Ch3在命令行中使用Flash编程器附录A非标准Flash存储器附录B支持的Flash存储设备附录C单机模式附录D故障诊断概要在Flash编程界面,启动灰色按钮“NoNiosIIprocessorsavailable”错误“NoCFI
0
推荐
3612
阅读

[笔记].Nios II 软核性能基准.[Nios II]

一些表格表1NiosII处理器系统的最大时钟频率(tMAX)(MHz)表2NiosII处理器系统的MIPS(每秒钟一百万个指令)表3在不同设备家族上的NiosII处理器系统的MIPS/MHz比表4NiosII处理器核和外设的逻辑元件使用率——StratixIV、StratixIII、St
0
推荐
1848
阅读

AVR资料

3458998786912.rar很不错的
0
推荐
2376
阅读

AVR代码生成软件

3456808051754.rar
0
推荐
3609
阅读

AVR开发板程序

3453854334444.rar里面有LEDEPPROM看门狗AVR休眠串口数码管AD转换的程序要的自己下啊
0
推荐
39643
阅读

基于FPGA的跨时钟域信号处理 ——借助存储器

为了达到可靠的数据传输,借助存储器来完成跨时钟域通信也是很常用的手段。在早期的跨时钟域设计中,在两个处理器间添加一个双口RAM或者FIFO来完成相互间的数据交换是很常见的做法。如今的FPGA大都集成了一些用户可灵活配置的存储块,因此,使用开发商提供的免费IP核可