最新博文

0
推荐
2525
阅读

蓝牙4.0遥控电扇方案

本方案来源深圳信驰达科技www.szrfstar.com,转载请注明出处。技术交流群336720020一、风扇市场现状在炎热的夏天,人们离不开可以降温的家电,虽然在城市生活中空调已经非常普遍,但是空调存在一些固有的问题,如空调不能满足人们对健康、能耗及环保(空调
0
推荐
2039
阅读

NX-bridge,可以实现无线XBee控制的Arduino板

“今天ElecfreaksStudio给你介绍一个新的、很实用的朋友:带有一些奇幻色彩的神秘设备。它是什么呢?它可以完成什么功能呢?它对我们的生活有哪些促进呢?非常感兴趣吧?别着急,我们这就给您详细的介绍一下!&n
0
推荐
4639
阅读

半年小结

这几天花了一些时间,把上半年的情况给整理了一下,虽然被烟烟鄙视了一下,但是总归对我来说有数据统计的结果是不错的。1.半年的情况这张表格里面,对于每个月做的事情做了统计。我的定义里面,把每天聚精会神处理事务的番茄,作为计量工作时间的数据。当然工作时
0
推荐
3394
阅读

紧跟存储技术发展趋势,了解下一代DDR验证和调试技术

作者:ChrisLoberg泰克高级技术市场经理随着JEDEC最近发布LPDDR3和DDR4规范,转向下一代内存技术的趋势在加速。首先是LPDDR3,它将在移动设备和超薄笔记本电脑中代替LPDDR2,并将于2014年开始商业部署。然后出现的是新的同步DDR4规范,也就是下一代DRAM,用
0
推荐
2071
阅读

600页的FPGA设计指南(中文版)

该设计文档有500多页,其中的设计例程涉及FPGA开发设计的各个方面,如源码设计、工具使用、仿真、时序分析、在线板级调试等,外设包括了流水灯、蜂鸣器、拨码开关、数码管、SDRAM、AD/DA、CMOSSensor、RTC时钟芯片、字库芯片、3.5寸LCD、VGA、超声波测距模块、SPI接口、
1
推荐
5858
阅读

时序分析基础与时钟约束实例(3)

时序分析基础与时钟约束实例(3)文中实例配套SF-CY3开发套件。更多内容请参考《SF-CY3FPGA套件开发指南》。接着,我们要来实际应用这些理论,看看实际工程中如何对这些错综复杂的关系进行分析和处理。如图所示
0
推荐
2589
阅读

日科学家研发出实现人机感受同步的"阿凡达"机器人

据国外媒体报道,日本庆应大学(KeioUniversity)研究院教授SusumuTachi在其位于日本横滨的实验室里成功研发出了"TelesarV"机器人,操作者戴上特殊的头盔显示器和手套不仅能控制该机器人行动,还能实现与机器人的感受同步。这个机器人的问世表明好莱坞大片中的“阿凡达”
0
推荐
3410
阅读

趣谈TCP与UDP

大家都知道,传输层定义了两种协议,一种是TCP,另一种就是UDP。提到TCP,我们第一印象就是这是一种面向连接、可靠、不会丢包的传输层控制协议;而提到UDP,我们就会说非可靠连接、会丢包、但是速度快,可实时传输数据。这些特点我想每一位学网络的人都早已
0
推荐
3845
阅读

时序分析基础与时钟约束实例(2)

时序分析基础与时钟约束实例(2)文中实例配套SF-CY3开发套件。更多内容请参考《SF-CY3FPGA套件开发指南》。对于FPGA内部而言,通常我们把它的时序路径分为三类基本的约束路径,即:●输入信号pin2reg●内部信号reg2reg●&nb
0
推荐
1863
阅读

关于ARM核,不太想说

算是系统读过ARM核设计RTL源码的了,每个模块都看得累的半死,各种状态,各级测试验证,就这样ARM公司还不停补BUG,看看国人动不动号称自己写个处理器,写了个操作系统,觉得自己好笨。一直想写点阅读心得,怕被人拍死啊。
0
推荐
13096
阅读

具有避障和寻线功能的Arduino小车

创客对于成年人来说,多半是科技娱乐,或者是一种是一种向往科技的人生态度,总是希望自己不仅可以看到或者听到科技的资讯,还希望能够亲身制作科技玩意,从而更好地体验科技。说到科技娱乐,也就是做东西,不需要什么指标,高兴即可,所
0
推荐
1082
阅读

【转载】简单修复J-Link v7、v8固件损坏

http://blog.chinaaet.com/detail/26627.html
0
推荐
4374
阅读

读书笔记_1_《汽车设计——历史*实务*教育*理论》

这本书是很有意思的一本书,章节共有6个汽车设计的历史,汽车设计实务,汽车设计程序,汽车设计训练,汽车设计训练作品介绍,设计论。这本书的大体上结构,是一页之中,上半部分为图,下半部分为解释。在汽车设计里面,其实也分外观控,
0
推荐
4281
阅读

时序分析基础与时钟约束实例(1)

时序分析基础与时钟约束实例(1)文中实例配套SF-CY3开发套件。更多内容请参考《SF-CY3FPGA套件开发指南》。何谓静态时序分析(STA,StaticTimingAnalysis)?首先,设计者应该对FPGA内部的工作方式有一些认识。FPGA的内部结构其实就好比一块PCB板,FPGA的逻辑阵
0
推荐
3293
阅读

【原创】TI C2833x介绍---ePWM(18)

上次提到的死区插入方法有两种;一种是插入电阻和旁路二极管,方法比较简单,但是参数无法灵活调整,另外因为电路参数漂移而造成参数的不精确。另一种则是直接对PWM脉冲进行处理,例如把开通的脉冲缩短需要的死区时间,这个时间经常叫做死区、死时或者“dead-band”等。