chinaaetwoaini

转 详细解析FPGA与STM32的SPI通信(二)

【主题】:详细解析FPGA与STM32的SPI通信(二) 【作者】:LinCoding【时间】:2016.11.26【声明】:转载、引用,请注明出处 本篇文章承接——详细解析FPGA与STM32的SPI通信(一),真是内容有点多...

转 详细解析FPGA与STM32的SPI通信(一)

【主题】:详细解析FPGA与STM32的SPI通信(一)【作者】:LinCoding【时间】:2016.11.26【声明】:转载、引用,请注明出处 昨天把SPI彻底的又搞了一遍,感觉之前学STM32时学的SPI只是皮毛,这次学习F...

转 详细解析基于FPGA的IIC程序

主题】:详细解析基于FPGA的IIC程序【作者】:LinCoding【时间】:2016.12.04【声明】:转载、引用,请注明出处 今天把IIC搞定了,IIC可以说是太重要了,很多IC都是IIC协议驱动的,IIC就是两根线一根SCL,一根S...

转 FPGA 内部双口块RAM 读写实现

FPGA 内部块RAM 的读时序如下图: 可知,块RAM的读延时为两个时钟周期。FPGA 内部块RAM 的写时序如下图: 可知,块RAM 的写延时为0,但是RAM 中的内容是在写的下一个时钟改变。在ISE下实现对FPGA内部块RAM 的...

转 AC701板子的ADV7511的HDMI输出测试

第一次拿到开发板,看了板子上有HDMI输出,所以第一个想办法点亮HDMI的输出数据。参考网上的《VESA Monitor Timing Standard》,该实例中是参考1024*768@60Hz,时钟为65MHz的时序标准设计。 ...

转 AC701的DDR3测试读写(1)

今天是重阳节,所以提前祝福重阳节快乐。因为DDR3讲解内容比较多,所以分解成3节进行讲解。一个做FPGA的人如果不懂DDR3,Serdes,那基本等于没学习fpga。所以必须掌握ddr控制器才能深入fpga具体功能。注意以后基...

转 做fpga怎么拿高工资

话说fpga工作是艰难的。多年的逻辑经验,还不如现在的小伙子一个ip操作。很多软件都把Ip封装好了,基本不用个人关心基本时序要求。工作一年的工程师说懂pcie,无非知道ip而已。想当年,多少人自己写pcie的ip,还有ddr3的代码。如今都...

转 AC701的DDR3测试读写(2)

人这一辈子,不可能做一件事情。许许多多的成功人士都是做了无数的事情,只有一件事情成功的。或许有些事,你继续坚持带来微小的效应,那说明真的不合适。合适自己的东西,自己才会做的出色,独特,优秀。坚持多年的人,看看自己做的是否优秀,人生有几个十年...

转 xilinx的RGMII 的PHY层逻辑设计(1)

啥叫加班猫,就是半夜还在加班的夜猫子。半夜还在写博客,请问在AET论坛属于什么水平。 今天讲解是RGMII的FPGA设计。因为这边文章主要是用XILINX的约束工具,所以标记为XILINX,其实你用altera平台也可...

转 zynq总结

做技术还是得考虑真正的商业。树莓派,这玩意,只能玩玩,无法商用。那跟zynq有啥关系。?zynq这玩意也只能吹吹的东西。那些把集成的arm吹的天花乱坠的,估计没用过它卖过产品。这些项目也只是学校的课设一样,不实用。今天听到老总说,之前有个项...

转 vivado 联合modelsim 仿真,关于libxil_vsim.dll

第二个,要编译库关联到modelsim中。编译完成后,然后仿真选择注意编译的库文件在但是在运行的时候看到modelsim弹出这个恶心的信息。Loading C:/Xilinx/Vivado/2014.4/lib/win32.o/libxil...

转vivado 自定义的IP加fifo单元注意点

对于自定义IP没啥好说的。有个问题就是如果自己的IP要用xilinx公司的IP,这个时候特别注意是FIFO这个IP。在左边的simulation的栏目中,展开FIFO的IP,要把GLBR.V这个复位文件选择不要在仿真。否则用vivado仿真...

转这世界也只有加班猫告诉你什么叫FPGA时序约束

关于FPGA时序文章很多。这个世界总有有些人天天跟你背书背的知识,如果你问他深层次的问题,他根本不知道为什么。但中国这个技术环境,貌似赚钱跟技术深入没啥多大的关系。随便学习下安卓开发,就能拿个二三万的工资,花风投的钱。但人能真正沉淀是需要时...