NVMe高速传输之摆脱XDMA设计30:NVMe 设备模型设计
本文主要交流NVMe设计思路,在本博客已给出相关博文几十,希望对初学者有用。注意这里只是抛砖引玉,切莫认为参考这就可以完成商用IP设计。有对项目或产品感兴趣的,先看完下面链接再决定。
发表于 10/22/2025 4:56:56 PM
阅读(770)
NVMe高速传输之摆脱XDMA设计29:TLP 请求处理流程
本文主要交流设计思路,在本博客已给出相关博文九十多篇,希望对初学者有用。注意这里只是抛砖引玉,切莫认为参考这就可以完成商用IP设计。若有NVME或RDMA 产品及项目需求,请看B站视频后联系。
发表于 10/13/2025 3:51:40 PM
阅读(460)
NVMe高速传输之摆脱XDMA设计25:驱动器设计
桥设备模型模拟虚拟 PCI 桥设备的配置空间和路由功能。 桥设备是拓展 PCIe 链路的关键设备, 在 NVMe 子系统模型中, 桥设备模型一方面负责模拟 PCIE 集成块的配置空间, 另一方面用于构造 PCIe Switch 模型。 最小...
发表于 9/15/2025 8:08:22 AM
阅读(542)
NVMe高速传输之摆脱XDMA设计24:驱动器设计
驱动器负责 TLP 事务与接口信号的转换, 驱动器的程序结构如图 1 所示。 在本项目中使用的接口为 PCIE 集成块的接口, 分别是 cfg_mgmt 接口、axis_rq 接口、axis_rc接口、 axis_cq 接口、 axis_c...
发表于 9/11/2025 7:59:18 AM
阅读(521)
NVMe高速传输之摆脱XDMA设计22: UVM 验证包设计
UVM 验证包的主要功能是对 DUT 提供激励, 仿真验证对应的功能, 并对测试结果进行自动对比分析与统计。 验证包包含一个NoPHAE_env 验证环境, 验证环境下包含 axi4_lite_age...
发表于 8/29/2025 2:12:01 PM
阅读(875)
NVMe高速传输之摆脱XDMA设计20: TLP读处理优化
对于存储器读请求TLP,使用Non-Posted方式传输,即在接收到读请求后,不仅要进行处理,还需要通过axis_cc总线返回CPLD,这一过程由读处理模块执行,读处理模块的结构如图1所示。图1 读处理模块的结构图当axis_cq总线接...
发表于 8/5/2025 5:38:23 PM
阅读(1017)
NVMe高速传输之摆脱XDMA设计19: PCIe的TLP读处理
对于存储器读请求TLP,使用Non-Posted方式传输,即在接收到读请求后,不仅要进行处理,还需要通过axis_cc总线返回CPLD,这一过程由读处理模块执行,读处理模块的结构如图1所示。图1 读处理模块的结构图当axis_cq总线接...
发表于 8/5/2025 5:35:08 PM
阅读(822)
NVMe高速传输之摆脱XDMA设计18: PCIe应答模块设计
应答模块的具体任务是接收来自PCIe链路上的设备的TLP请求,并响应请求。由于基于PCIe协议的NVMe数据传输只使用PCIe协议的存储器读请求TLP和存储器写请求TLP,应答模块也分别针对两种TLP设置处理引擎来提高并行性和处理速度。对于...
发表于 8/4/2025 5:04:37 PM
阅读(726)
NVMe高速传输之摆脱XDMA设计16:PCIe请求模块设计(上)
请求模块的具体任务是将系统的请求转换成为axis接口形式的TLP或配置管理接口信号。这些请求主要包含初始化请求模块的具体任务是将系统的请求转换成为axis接口形式的TLP或配置管理接口信号。这些请求主要包含初始化配置请求和门铃写请求。
发表于 8/3/2025 9:56:17 PM
阅读(730)
NVMe高速传输之摆脱XDMA设计14::队列管理模块设计(下)
PRP控制模块负责实现指令相关的PRP列表的生成、存储与管理。NVMe的提交命令中,存在PRP1和PRP2两个字段,PPR2作为地址指针还是PRP列表指针是根据命令请求数据传输长度和PRP1的偏移量来确定的。当PRP2作为PRP列表指针时,...
发表于 8/3/2025 9:18:59 PM
阅读(755)
NVMe高速传输之摆脱XDMA设计13::队列管理模块设计(上)
注:这是采用PCIe设计NVMe,并非调用XDMA方式,后者在PCIe4.0时不大方便,故团队直接采用PCIe设计,结合UVM验证加快设计速度。 队列管理模块采用队列的存储与控制分离的设计结构,如图1所示为队列管理模块的结构框图。 ...
发表于 8/3/2025 8:57:56 PM
阅读(650)
NVMe高速传输之摆脱XDMA设计12:NVMe 控制模块设计
NVMe 控制模块负责实现用户请求事务与 NVMe 事务的转换、 NVMe 命令提交与完成机制、 PRP 寻址机制。 在 NoP 逻辑加速引擎中, 用户通过配置系统控制模块的相关寄存器来发送 DMA 或队列管理请求, NVMe 控...
发表于 7/30/2025 12:07:01 PM
阅读(863)
NVMe IP高速传输却不依赖XDMA设计之11:NVMe初始化状态机设计
在完成PCIe配置初始化后,PCIe总线域的地址空间都分配完毕,可以执行传出存储读写TLP,系统初始化进入NVMe配置初始化。NVMe配置初始化主要完成NVMe设备BAR空间的NVMe寄存器配置。图1为NVMe配置初始化状态机状态转移图。各...
发表于 7/30/2025 12:01:01 PM
阅读(1105)
NVMe IP高速传输却不依赖XDMA设计之十:PCIe初始化状态机设计
PCIe配置初始化状态机实现PCIe设备枚举和配置空间初始化过程,在完成链路训练后,使用DFS(深度优先搜索)算法枚举PCIe总线上的设备,完成PCIe总线域的地址分配和设备的初始化。PCIe配置初始化是PCIe总线正常进行数据传输的前提,...
发表于 7/27/2025 5:37:58 PM
阅读(1120)
NVMe IP高速传输却不依赖XDMA设计之八
性能监测单元负责监测 NVMe over PCIe 逻辑加速引擎的运行状态和统计信息, 包括复位后运行时间信息、 NVMe 指令数量统计信息、 数据操作数量统计信息、 IOPS 性能统计信息、 指令延迟统计信息等。 这些信息存储在性能监测单...
发表于 7/2/2025 6:02:04 PM
阅读(889)

