最新博文

0
推荐
3383
阅读

关于SDRAM(强烈推荐)

SP306的板子上有两块三星的内存颗粒(K4S641632K),可不能闲着,在把板子的其它资源消化了以后,当然就应该拿它开刷了。今天本想看看给的参考代码,郁闷的是乱做一团,下的datasheet也是不太详尽,让人摸不着头脑。其实应该还是对SDRAM的读写时序理解的不够透彻,知道
0
推荐
2991
阅读

2010年一季度半导体产业重大事件分析

根据国际半导体贸易统计组织(WSTS)的数据,2010年Q1全球半导体市场销售值达692亿美元,较上季(09Q4)成长2.8%,较去年同期(09Q1)成长58.3%;销售量达1,614亿颗,较上季(09Q4)成长4.2%,较去年同期(09Q1)成长66.7%。根据
0
推荐
4836
阅读

verilog的PS2键盘解码

之前日志里深入探讨过PS/2键盘编解码以及数据传输协议,这次自己动手实现了利用FPGA接收键盘编码,然后通过串口传输到PC。做的比较简单,只是通过FPGA把大写字母A-Z转换成相应的ASCII码,只要字母按键被按下,就能在串口调试助手里显示相应大写字母。下面就共享代码吧!
0
推荐
4325
阅读

FPGA与PC串口自收发通信

串口通信其实简单实用,这里我就不多说,只把自己动手写的verilog代码共享下。实现的功能如题,就是FPGA里实现从PC接收数据,然后把接收到的数据发回去。使用的是串口UART协议进行收发数据。上位机用的是老得掉牙的串口调试助手,如下:发送数据的波
0
推荐
2451
阅读

inout用法浅析

有感于之前IIC通信中第一次使用verilog的inout端口,早就想写点什么。有些人可能会认为所谓的inout端口FPGA会自己处理,你要它做INPUT的时候从它读数据,你要它OUTPUT的时候给它赋值就行。问题可不是这么简单!我先送上一个表格吧,正好今天在一本书
0
推荐
3203
阅读

基于FPGA的IIC接口设计

这个设计做的比较痛苦,前前后后利用业余时间调试了应该是不下一个星期了。咬咬牙挺过来了,伴随着成功的喜悦而来的,更多的是自己在调试verilog代码过程中对HDL语言更深的认识和感悟。其实对于IIC通信协议自己早已是牢记在心,就
0
推荐
2273
阅读

Google I/O大会视频

0
推荐
2423
阅读

【BIT智能车大赛】小车秀1-初露峥嵘

早在大一的时候,就在良乡校区见过冬老师展示的智能车大赛的视频。赛场上,匠心独运的小车各显神通,给我留下了深刻的印象。转眼间,我们走进了中关村校区。带着对智能车大赛的憧憬和对DSP技术的热爱,我们宿舍四个人集体选择了冬老师的选修课,并组队报名参加了第四届
0
推荐
1804
阅读

山寨机正当年,多方数据推翻衰落论

前不久迪信通董事长刘东海认为:“山寨机不行了。山寨机每年销售量约为6,000万支,但近期大陆品牌意识提升,农村用户虽然资金有限,但也希望购买有品牌的好手机,现在一年山寨机销售量仅剩3,000万到4,000万支。”如果真的如刘东海所言,的确山寨机已经日薄西
0
推荐
3832
阅读

读留言的一些感受

写了不少博客,从博客留言中汲取不少的东西。谈谈感受吧:1.我最郁闷的留言就是:“一派胡言”,“什么乱七八糟的”,然后就结束了。我承认由于时间的关系,有一些错别字和语句不通的地方,但是我想表达的观点还是比较明显的出来了。更多的时候我希
0
推荐
3796
阅读

模块实验中的工作状态

有个问题可能大家都会遇到,我现在也不太清楚现在我们这边的做法是什么,不过按照我的想法做一些揣测和建议。实验的问题由来已久,包括测试台的搭建,测试软件的操作,内部ECU模块的程序确定。不过有个问题是如何确定实验中的结果,是好还是坏?“像你
0
推荐
2398
阅读

26路脉冲计数设计 仿真波形图分析

1、复位信号rst_n下降沿到来,大部分寄存器从不确定状态x清零。因为此时脉冲计数使能信号counter_en还没有拉高(使能),所以即使输入脉冲signal_in有一路信号出现下降沿,但是仍然没有写入dualRAM的操作。2、当counter_en拉高使能后,立刻出现了一个dualRAM写操作(sta
0
推荐
3434
阅读

解读verilog代码的一点经验

学习FPGA其实也不算久,开始的时候参考别人的代码并不多,大多是自己写的,那时候做时序逻辑多一些。参加了中嵌的培训班,一个多月的时间在熟悉ISE软件的使用以及verilog语法方面下了苦功,也参考了不少书,算是为自己打下了比较好的基础。因为那时候培训的方向是软件无
0
推荐
3793
阅读

红外解码芯片IRM3638的verilog实现

最近关注奥运是大事,我的开发板进展放缓,主要原因是在红外编解码这一块卡壳了,没法继续。上来肯定是要先看看电路的:一个是发一个是收,似乎很简单。所以我就想当然的以为它们之间的通信无非就是发1收1发0收0了,然
0
推荐
1955
阅读

北理工智能控制大赛——晖常完美队之小提示篇

本以为我下面所提到的两点大家都知道,谁知今天在做实验的时候才发现一些小组对一些小问题仍比较困惑,鄙人不才,做个小提示,希望能够对大家有所帮助,共同进步。一:如今大家的硬件部分基本都已经完成,看到有些组试验的时候电机转速明显不足,有些