最新博文
0
推荐 3168
阅读
推荐 3168
阅读
012 FPGA入门:第一个工程实例之功能仿真平台搭建
FPGA入门:第一个工程实例之功能仿真平台搭建 本文节选自特权同学的图书《FPGA/CPLD边练边学——快速入门Verilog/VHDL》书中代码请访问网盘:http://pan.baidu.com/s/1bndF0bt ...
0
推荐 2844
阅读
推荐 2844
阅读
011 FPGA入门:第一个工程实例之功能仿真概述
FPGA入门:第一个工程实例之功能仿真概述 本文节选自特权同学的图书《FPGA/CPLD边练边学——快速入门Verilog/VHDL》书中代码请访问网盘:http://pan.baidu.com/s/1bndF0bt 完成...
0
推荐 3150
阅读
推荐 3150
阅读
010 FPGA入门:第一个工程实例之设计输入
FPGA入门:第一个工程实例之设计输入 本文节选自特权同学的图书《FPGA/CPLD边练边学——快速入门Verilog/VHDL》书中代码请访问网盘:http://pan.baidu.com/s/1bndF0bt 下面我们...
0
推荐 3282
阅读
推荐 3282
阅读
parameter和localparm
在verilog中,常用到参数定义parameter定义一个常量,如parameterIDLE=4’d0;。尤其在使用状态机时,这种定义,使得状态转换变得清晰,并且便于维护。同样的,代码中,还可以使用localparam定义,它与parameter的都只在当前模块有效,区别只是在于localpara不可变,而p
0
推荐 3011
阅读
推荐 3011
阅读
009 FPGA入门:第一个工程实例之工程创建
FPGA入门:第一个工程实例之工程创建 本文节选自特权同学的图书《FPGA/CPLD边练边学——快速入门Verilog/VHDL》书中代码请访问网盘:http://pan.baidu.com/s/1bndF0bt 双击电脑...
0
推荐 2997
阅读
推荐 2997
阅读
008 FPGA入门:第一个工程实例之功能概述
FPGA入门:第一个工程实例之功能概述 本文节选自特权同学的图书《FPGA/CPLD边练边学——快速入门Verilog/VHDL》书中代码请访问网盘:http://pan.baidu.com/s/1bndF0bt 下面我们...
0
推荐 2868
阅读
推荐 2868
阅读
006 FPGA入门:ModelSim的安装
FPGA入门:ModelSim的安装 本文节选自特权同学的图书《FPGA/CPLD边练边学——快速入门Verilog/VHDL》书中代码请访问网盘:http://pan.baidu.com/s/1bndF0bt 接下来我们...
0
推荐 3279
阅读
推荐 3279
阅读
005 FPGA入门:Quartus II的安装
FPGA入门:Quartus II的安装 本文节选自特权同学的图书《FPGA/CPLD边练边学——快速入门Verilog/VHDL》书中代码请访问网盘:http://pan.baidu.com/s/1bndF0bt 接下来...
0
推荐 2022
阅读
推荐 2022
阅读
基于FPGA的通用FLASH存储器测试验证系统
芯片的验证测试是芯片开发流程中的重要环节,验证部分的经费在整 个开发中的比例也逐年增大。随着集成电路近年来工艺的发展,使得存储器在设计和制作过程中出现了越来越多的问题,因此芯片验证越来越受到重视,关系到整个 设计的可行性。本文针对Flash...
0
推荐 3504
阅读
推荐 3504
阅读
0
推荐 3064
阅读
推荐 3064
阅读
Spartan6系列FPGA资源列表
Spartan6系列FPGA资源列表其中,后缀带T的器件(如XC6SLX75T)表示含有高速收发器GTP。文档ds160Spartan-6FamilyOverview介绍了这些信息。
0
推荐 3273
阅读
推荐 3273
阅读
0
推荐 5437
阅读
推荐 5437
阅读
stm32F4----串口通信(五)
过完年了,接着弄stm32了,接下来先试试串口通信了。STM32F412 Nucleo-144基本上没有什么外设,要实现串口通信,必须有ttl转usb的东西。但是我懒得去买,买的话要等好几天,想了个办法,用fpga来转一下,我还是很聪明的。...
2
推荐 5213
阅读
推荐 5213
阅读
【回家过年】N-i-a-n 年,你安就是年
过年是我们中国人最看中的节日,更是远离家乡的朋友们最为盼望的日子。可对于编辑部的同志们来说,年前的工作量着实不小,为了保证节后杂志出刊不被延误、为了把年前的投稿和作者邮件都处理完,还有各种突如其来的安排......直到下班路上看到北京大街小...
1
推荐 3608
阅读
推荐 3608
阅读
DDR3布线设计要点总结
DDR3的设计有着严格等长要求,归结起来分为两类(以64位的DDR3为例): 数据
(DQ,DQS,DQM):组内等长,误差控制在20MIL以内,组间不需要考虑等长;地址、控制、时钟信号:地址、控制信号以时钟作参考,误差控制在100MIL...




