最新博文

0
推荐
5958
阅读

【原创猛料】妙手回春之Kinetis图形化显示stack堆栈使用情况

哎。。。我真想仰天长叹一下,唏嘘这几天是怎么过来的,去了北京几天,过了几天苦逼的日子。似乎每次去帝都陌生感都会增加几分呢,等回到济南的时候第一个想法就是回家了真好,还是脚踩自己的地盘爽啊,哈哈~本来有一肚子话要说的(本来脑子里
0
推荐
4462
阅读

解析历代Xilinx大学计划开发板

ZedBoard是一款面向XilinxZynq™-7000可扩展处理平台(EPP)的低成本开发板。该开发板包含创建基于Linux或其它OS/RTOS的设计所需的所有组件。此外,几个扩展连接器显示处理系统和可编程逻辑I/O,便于用户访问。售价:299美元Atlys基于XilinxSpartan6LX45FPGA之上,
0
推荐
5099
阅读

【整理】Verilog HDL 之 AD转换

AD转换就是模数转换,顾名思义,就是把模拟信号转换成数字信号。我们所用的模数转换芯片是ADC0809。ADC08098通道8位a/d转换器,ADC0809是带有8位A/D转换器、8路多路开关以及微处理机兼容的控制逻辑的CMOS组件。它是逐次逼近式A/D转换器,可以和单片机直接接口。ADC0809由
0
推荐
3596
阅读

【赛灵思FGPA】[整理]赛灵思FPGA SPARTAN3A 的DDR2接口设计

1引言DDR2(DoubleDataRate2)SDRAM是由JEDEC(电子设备工程联合委员会)制定的新生代内存技术标准,它与上一代DDR内存技术标准最大的不同:虽然采用时钟的上升/下降沿同时传输数据的基本方式,但DDR2却拥有2倍的DDR预读取能力(即4位预存取技术)。此外,DDR2还增加ODT(内建
0
推荐
4447
阅读

Vivado 2012.3将生产力提升数倍

自4月首发以来,Vivado设计套件不仅将复杂设计的速度提高4倍,加速了基于C和RTL的实现时间,同时性能也比ISE®设计套件提高了1个速度等级,比同类竞争器件则提高多达3个速度等级。由于采用了全新多线程布局布线技术,赛灵思新一代设计环境最新版本的推出
0
推荐
1976
阅读

Paul Graham: 硬件复兴时代来临了!

本文作者为YCombinator创始人PaulGraham,美国最知名的创业导师之一。因为YCombinator的孵化器优势,我们有幸能通过投资者的投资风向一窥未来的趋势,在上一轮投资潮中,最显著的趋势是对硬件创业公司的倾斜,投资的84家创业公司中有7家是硬件公司,而且比那些非硬件公
0
推荐
6145
阅读

kinetis的UART串口(DMA模式)

前面的例子中,串口的收发采用中断模式,虽然在一定程度上解放了CPU,但每个字节都要中断一次,在115200波特率下,约8.7uS就要中断一次,CPU仍然很累。直接存储器访问(DMA)方式可以进一步解放CPU,本例采用DAM方式实现每次100字节数据发送与接收。DMA处理发送是最有效
0
推荐
2738
阅读

RFID终端设备高频段深圳测试场地如何联系?

RFID(RadioFrequencyIDentification)技术,是一种通信技术,可通过无线电讯号识别特定目标并读写相关数据,无需识别系统与特定目标之间建立机械或光学接触。RFID技术可识别高速运动物体并可同时识别多个标签,操作快捷方便。近年来国际贸易保护机构对中国制造产品采取了
0
推荐
2661
阅读

蓝牙等无线应用产品CE-RTTE认证要求

蓝牙等无线应用产品CE-RTTE认证要求1.基本要求:对无线电设备和电信终端设备:–用户和任何其他人员的健康和安全的保护,包括低电压指令73/23/EEC的有关安全要求(虽然没有电压限值);–对于指令89/336/EEC的电磁兼容性的保护。只对无线电设备:–无线
0
推荐
2849
阅读

日企集体缺席中国电子展 中方称各领域关系受损

据报道,即将在上海举行的第八十届中国电子展中,日本企业将集体缺席。对此,外交部发言人洪磊在昨天的例行记者会上指出,日本非法“购岛”行径导致了中日关系当前的严峻局面,已经在影响、损害中日各领域关系正常发展,对此,日方必须承担全部责任。
0
推荐
2908
阅读

TCP/IP芯片W5200掉电模式应用笔记

W5200PowerDownModeApplicationNote===================================================================================W5200和W7200都有提供两种很吸引性的功能,就好像有掉电模式和LAN叫醒功能.但是这两种功能不可以同一个时间一齐使用.如果已经启动掉电模式
0
推荐
5387
阅读

【赛灵思FPGA】零基础学习PicoBlaze

v\:*{behavior:url(#default#VML);}o\:*{behavior:url(#default#VML);}w\:*{behavior:url(#default#VML);}.shape{behavior:url(#default#VML);}TianNormal.wpt微软用户2211899-12-30T00:00:00Z2012-10-24T10:25:00Z2012-10-24T10:25:00Z13301882154220811.99992052-8.1.
0
推荐
5732
阅读

由TDC-GPX的Spec想到基于FPGA的TDC

ACAM的TDC-GPX是基于时间戳的TDC,也就是说其根本原理还是基于延时线即delay-line。其手册里没有详细介绍其原理(这是人家的机密),只是简单描述其测量精度来源于内部传输延时(internalpropagationdelay)。下
0
推荐
4692
阅读

c语言_ifdef等宏及妙用

南京研旭电气科技有限公司(www.njyxdq.com)友情提醒:以下全部代码的执行环境为VC++6.0,如果大家有什么疑问可以去DSP论坛|ARM论坛|嵌入式论坛|研旭官方论坛|f28335开发板|嵌嵌论坛(www.armdsp.net)与我进行交流这几个宏是为了进行条件编译。一般情况下,
0
推荐
3323
阅读

【整理】如何学好FPGA?

FPGA越来越时髦,学习的人越来越多,本人也加入其中。下面这篇文章对本人启发较大,故转载于此。从表象看,Programmable这个单词确实能够很好的描述FPGA的特点,但这也使得很多初学者走了不少弯路。一说到编程,大家不免联想到coding,因为软件编程的思想对工程师来说已