最新博文

0
推荐
1938
阅读

深入认识研发效率

随着华控的发展壮大,效率却越来越低,而员工工资呢,却越来越高。这个时候若没有前期积累的长线项目的正常运营,则很难支撑公司的正常运营。不否认,一个公司不可能长期处于亢奋的状态,创业期过去后,一般会进入相对平稳的状态,积极性往往也没有以前高了,工作热情也
0
推荐
4469
阅读

kinetis的触摸按键TSI

使用硬件触摸感应接口之前,我们先看看软件通过GPIO实现触摸的方法:如上图,GPIO接个上接电阻(可用内部的或外部的),PCB上画个触摸盘即可。触摸盘等效于一个对地的电容,手指也等效于一个对地的电容,手指按上时相当于2电容并联,不按时只有一个电容。程序先向IO口写
0
推荐
2385
阅读

Cortex M3 外部中断0

0
推荐
2525
阅读

W7100A单片机的MACRAW模式及简单的ARP应用

这篇文档将会介绍如何使用W7100A中实现MACRAW。MACRAW是一个低于IP层的以太网MAC通信,它能够灵活使用目的主机的上层协议。W7100A是全硬件的TCP/IP协议栈芯片,它不仅包括OSI的4层,还包括4层之外的应用层。因此,W7100A能够简单且稳定地应用于嵌入式互联网中。在
0
推荐
4085
阅读

【原创】TI C2833x介绍---系统的初始化(8)

步骤7:选择外部中断源这个步骤主要是配置GPIO管脚来接收外部中断事件的;比如某个GPIO管脚上接收到一个上升沿的故障信号时,立即触发故障保护中断服务子程序,完成PWM封锁、系统停机、反馈故障信息等动作。中断源可以是XINT1-XINT7以及XNMI,端口A可以配置XNMI以及XINT
0
推荐
20337
阅读

【原创】ARM Cortex-M系列的调试架构CoreSight技术简介

前段时间写过一篇介绍Cortex-M4核的寄存器组的博客,算是对一些初入Cortex-M系列新手的一个知识扩展。今天继续说说关于Cortex-M那点事儿,注意这次介绍的不是其内核部分,而是ARM公司IP授权的一部分,即与内核并列的调试系统架构——CoreSight技
0
推荐
2783
阅读

Cortex M3 UART0

0
推荐
7394
阅读

【原创】kinetis处理器k60存储器映像

ARMCortex-M4为32位处理器内核。内部的数据是32位的,寄存楞是32位的,存储器接口也是32位的。ARMCortex-M4采用哈佛结构,拥有独立的指令总线和数据总线,可以让取指与数据访问并行进行。这样一来数据访问就不再占用指令总线,从而提升了性能.为实现这一特性,ARMCortex
0
推荐
4250
阅读

杂项

1,什么是好的销售?忘记在哪本书看到的,说,好的销售是有什么货物卖什么,而不是不断允诺客户一些现在没有的东西让客户抱着期许或幻想。2,怎么做事情?用心。把哪怕简单的事情做到极致。我前阵给母亲买了一把100多元的谭木匠的木梳子,算是店里最便宜的价格了。我知
0
推荐
19346
阅读

【原创】ARM Cortex-M4寄存器及指令简介

飞思卡尔kinetis系列处理器是基于armcortex-m4内核的高性能处理器。armcortexm4处理器的寄存器有:R0-R15,如图所示,其中R13作为堆栈指针SP。SP实际上有两个,但在同一时刻只能由一个可以看到,这就是所谓的banked模式。特殊功能寄存器有预定义的功能,而且必须通过专
0
推荐
2939
阅读

Cortex M3 JoyStick

JoyStic是通过检测按键的状态来控制LED灯的亮灭
0
推荐
3131
阅读

Cortex M3 GPIO

MeMe_GPIO
0
推荐
5530
阅读

[原创]基于ADI ADuC7124 精密模拟微控制器中断模拟

ADuC7124是一款完全集成的1MSPS、12位数据采集系统,在单芯片内集成高性能多通道ADC、16位/32位MCU和Flash/EE存储器。ADuC7124内置一个高级中断控制器。该矢量中断控制器(VIC)可以为每个中断指定一个优先级。它还支持嵌套中断,每个IRQ和FIQ最多允许8级嵌套。如果将IRQ
0
推荐
10680
阅读

【赛灵思FPGA】【原创】我与Xilinx的那点事儿

这段时间的开学季自己真是忙得不可开交,找工作的事宜提上了日程,不得不每天关注各大招聘网和学校的校园招聘网,每天不断的宣讲会(话说今年真的刚开始企业来的有点多),而自己的心态也从最开始的一点点的兴奋之中又带着一点点紧张变成现在的一丝丝坦然又
0
推荐
34545
阅读

一样的TSMC,不一样的3D技术-----Altera踏上3D融合之路

9月20日,Altera公司资深副总裁兼首席技术官博思卓(MishaBurich)博士继今年五月后又一次来到中国,公开了Altera在下一代20nm产品中规划的几项关键创新技术:40-Gbps芯片至芯片及28-Gbps背板收发器;具有混合系统架构接口的3D异构IC;下一代精度可调DSP模块,Altera将在