最新博文

0
推荐
2633
阅读

iMCU7100EVB用户指南(一)

大家好,接下来的两天我们会为大家分享WIZnet公司的iMCU7100EVB用户指南。今天为大家分享第一部分~1.概述iMCU7100EVB是测试W7100A的功能和性能的评估板,在本文档中,将会描述基本的ping测试和TCP服务器测试。1.1简介iMCU7100EVB是用来测试嵌入式以太网单片机-W71
0
推荐
3848
阅读

路径都很类似

本周都在外出差,下周终于可以缓缓等岳父母来,安静得等待小宝宝的到来。非常有趣的一个事情,每次去标准讨论会,特别是国内工作组的会,在召开地点的住宿总有些讲究。大部分global的OEM都是根据自己的出差系统选定的住宿,而国内OEM和机构大部
0
推荐
4721
阅读

【原创】飞思卡尔芯片内部存储器耐久性计算软件

飞思卡尔芯片内部存储器耐久性计算软件1.快速入门1.1如何使用手册手册主要介绍如何使用耐久性计算工具第二章总体介绍第三章flexmemory介绍第四章第五章分别介绍该软件使用方法1.2.术语2.FME计算器总体介绍FME计算器提供了一个计算kinetis内部flash存储器信息的可
0
推荐
2396
阅读

电子熔断器的选型要领和技术趋势

很高兴有机会跟各位工程师朋友们在这个场合近影一些技术探讨和交流,我是来自AEM科技。我们公司的产品正如这个会标所示,是电路保护和电磁兼容的元器件。刚才上面两位谈的是电磁兼容方面的内容,我开始转换一个内容,我们谈一下电路保护方面,我今天想跟大家交流的是过
0
推荐
3885
阅读

基于ADuC7026的磁浮小球控制系统软件设计

本系统采用PID控制,利用C语言编写PID算法程序,借助ADuC7026模拟微控制器实现控制器的控制作用。附录:1-数据采集接口ADC#include<ADuC7026.h>//IncludeADuC7026HeaderFilevoidIRQ_Handler(void)__irq;//IRQFuntionPr
0
推荐
2264
阅读

2400到开关卡以及开关卡到DUT的连接方法

本节简要介绍一下2400到开关卡以及开关卡到DUT的连接方法。有关布线、管脚输出的详细介绍,请查阅2400、7001和7019的用户手册。使用标准GPIB线缆连接PC机与测试仪。使用吉时利Trigger-Link线缆连接2400和7001。使用一端带DB-9母头的9针线缆连接2400和器件机械手。2400的
0
推荐
2663
阅读

学习FPGA的心得(转)

转载:http://blog.chinaaet.com/detail/6589.html回想起自己学FPGA,已经有一段时间了,从开始的茫然,到后来的疯狂看书,设计开发板,调电路,练习各种FPGA实例,到最后能独立完成项目,一路走来,感受颇多,拿出来和大家分享,顺便介绍下自己的一点经验所得,希望对
0
推荐
2624
阅读

全球工业自动化市场将增长9.5%(翻译版)

根据IMSResearch预测,根据美国和中国市场的相对实力,全球工业自动化市场健康的增长率是9.5%,在2012年达到1598亿美元。IMSResearch最近被IHS公司(纽约证券交易所:IHS)收购​​。全球工业自动化市场
0
推荐
2606
阅读

结合ADI产品对锁相环问题说明

频率指标:可以工作在低于最小的射频输入信号频率上,条件是RF信号的SlewRate满足要求。例如,ADF4106数据手册规定最小射频输入信号500MHz,功率为-10dBm,这相应于峰峰值为200mV,slewrate=314V/us。如果您的输入信号频率低于500MHz,但功率满足要求,并且slewra
0
推荐
3343
阅读

三阶锁相环

ADI公司在锁相环方面的产品很多,现在先介绍一下三界锁相环。数字PLL,就是指应用于数字系统的PLL,也就是说数字PLL中的各个模块都是以数字器件来实现的,是一个数字的电路。数字锁相环的优点是电路最简单有效,可采用没有压控的晶振,降低了成本,提高
0
推荐
2600
阅读

verilog 可综合语句 总结

(1)所有综合工具都支持的结构:always,assign,begin,end,case,wire,tri,aupply0,supply1,reg,integer,default,for,function,and,nand,or,nor,xor,xnor,buf,not,bufif0,bufif1,notif0,notif1,if,inout,input,instantitation,module,neg
0
推荐
4557
阅读

设置 SignalTap II 文件的基本流程

设置SignalTapII文件的基本流程1.设置采样时钟。采样时钟决定了显示信号波形的分辨率,它的频率要大于被测信号的最高频率,否则无法正确反映被测信号波形的变化。SignalTapII在时钟上升沿将被测信号存储到缓存。2.设置被测信号。可以使用NodeFinder中的SignalTa
0
推荐
4919
阅读

剖析特色参赛作品,致力让嵌入式进入计算主战场

Xilinx大学计划大中华区经理谢凯年博士欣喜地说:“今年的参赛作品让我很振奋,从技术层次上看,我觉得浙江大学的‘基于FPGA的M2M异构虚拟化系统’是最难的,全世界高校里面能达到这个技术程度的我还没看到。首先,它的CPU是自己做的;其次
0
推荐
4694
阅读

Xilinx多姿多彩的大学计划

大学计划不分贵贱,一视同仁Xilinx的大学计划涉及很多方面,在与一些职业教育机构、高职、中专院校合作上,Xilinx已经走到了前面。Xilinx大学计划大中华区经理谢凯年博士表示:“首先这件事情是对的。以前FPGA是一个高不可攀的技术
0
推荐
4863
阅读

以“枪"喻开发工具,看谁更准更好用

现在的半导体厂商,除了比芯片性能以外,开发工具也是让他们颇费苦心的地方。因为现在开发工具的好坏直接影响用户是否使用你的产品。Xilinx大学计划大中华区经理谢凯年博士形象地说出了Xilinx开发工具的进步:“以前Xilinx的工具像