特权同学

跳出惯性思维

跳出惯性思维“一公斤棉花和一公斤铁,哪个重?”想必很多人都曾天真的脱口而出“当然是铁重啦”。“穷人戴钻石,人家以为是玻璃;富人戴

多一点余量,少一点尴尬

多一点余量,少一点尴尬设计余量,一点不让人陌生。如果没有记错,特权同学还在搞军工那会,对于电路的设计余量常常要求达到50%。对于大多数设计应用来说,这样的余量标准近乎浪费。在这个资源匮乏的节约型社会,也对工程师们提出新的思考,到底要不要余量

又遇EMI

又遇EMI随着研发的项目越来越多,设计出来形形色色的电路板的各种各样的问题也会随着而来。有些莫名其妙的症状即便是“骨灰级”的工程师们也招架不住,更何况我们这等“菜鸟”级的热血青年。&nbsp

Cyclone4 电路设计要点

Cyclone4电路设计要点1.关于各档电源供电和Cyclone3一样,如下表:2.不同配置方式下MSEL管脚的电平设置,JTAG配置方式有最高的优先级,无需对MSEL做特别的设定,但推荐接地。3.AS配置方式FPGA器件与配置芯片电路连接原理图:4.AS配置方式在线编程原理图:5.JTAG配置下载

遭遇空间电磁辐射

遭遇空间电磁辐射设计者在做硬件设计时,板级EMC是不得不关注的议题,尤其是高速电路或同时包含模拟、数字和大功率驱动的混合电路中。大多数中小型公司由于不具备EMC测试的设备条件和测试环境,便只能依靠工程师的设计经验来

用FPGA的差分输入实现AD转换

用FPGA的差分输入实现AD转换特权同学也是第一次听到这么新奇的想法,今天的lattice研讨会总算不是白去的,多少是有一点收获。尤其是听说能用FPGA的差分对实现AD转换,这不仅只是停留在想法上,lattice已经把这个方案做

被忽略的硬件常识

被忽略的硬件常识在特权同学的《都是IO弱上拉惹的祸》一文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初期IO脚会有一个短暂(当时是持续大约几百us)的高脉冲。虽然当时遇到的一些闪屏现象在外接一个10K下拉电阻后

EPCS芯片的信号完整性问题

问题是针对CycloneIIIEP3C系列(之所以不提具体型号,因为问题好像是共性的)。特权同学在使用CycloneII系列器件时不会出现EPCS控制器下载的下述问题。SOPC系统中添加EPCS控制器组件,在flashprogrammer中同时烧录.elf和.sof到EPCS中。通过JTAG接口进行烧录。遇到的问题

嗡嗡声——南非喇叭作怪?

南非世界杯开赛这些天以来,始终伴随着每一场比赛并且嗡嗡作响、一刻也不停歇的“南非”喇叭不能不给任何一个看球者留下深刻的印象。甚至于我们听得都有些厌烦了,更不用提在场的那些裁判、球员、球迷们自身又是什么感受,但,也许他们真的是在享受足球带来的

搞定电流声