qjfun

FPGA的LCD显示菜单2

接上篇后面对流程进行了修改:需显示参数->SPI给DSP发送数据请求->返回数据->保存->数据转换(如48位MAC地址数据,转换为12个16进制码)->显示菜单栏目->动态显示数据数据修改流程:(如从机地址8bit数据0

FPGA的LCD显示菜单

硬件结构:FPGA(AlteraEP4CE10)+字库芯片(GT21)+LCD显示芯片(st7565,128X32)输入端口:按键(4个)+SPI接口(与DSP通信)LE资源:总共10000逻辑单元(LE),其他功能模块占去4500LE,剩余皆用于LCD显示LCD基本驱动参考《Verilog_HDL_那些事儿》,较为详细,可读性