最新博文
0
推荐 1920
阅读
推荐 1920
阅读
明德扬signaltapII使用教学视频分享
明德扬signaltapII免费教学视频.rar明德扬优酷教学视频更新啦,之前的FPGA知识大串讲就感觉不错,这次的signaltapII使用的教学,更是让人感觉很不一般,学起来好轻松。还有好多练习学完就可以练手。欢迎各位大神指点一下小的,如果大家也觉得不错的话,我就要去买线上视
0
推荐 3294
阅读
推荐 3294
阅读
Signal Tap 误区
最近调试硬件防火墙,用SignalTap抓取波形时,抓出的波形与实际偏差很大,后来才发现居然用异步时钟采样信号,这样肯定会错。用SignalTap时应注意:1.采样时钟一定要设置好。对于
0
推荐 25309
阅读
推荐 25309
阅读
关于购买《FPGA异构计算》一书的声明
《FPGA异构计算》一书,原本是计划在7月底就上市的。但是在最后的关头,印刷厂那边调试机器设备又出了一些问题,耽误了快一周多的时间,让各位读着久等了。承蒙各位读者朋友和网友们的抬爱,很多网友在询问如何购买这本书。需要声明一点的是,本人无权直接销售该书,该
0
推荐 4234
阅读
推荐 4234
阅读
【原创】FPGA设计中的一个小分析
在我看过的很多代码中,发现许多人在对变量赋初始值(或常量值)0时的做法各种各样,现在来分析下这几种情况对设计的影响。以对64位变量a赋初始值0为例:(1)第一种:a<=64’d0;对于这种指定变量具体位宽的代码风格,我是直接否定的,因为它不利于参数
0
推荐 5371
阅读
推荐 5371
阅读
【原创】FPGA应用(四)——电子钟
一、设计需求设计一个可以显示分、秒的电子钟模块并在红色飓风E45开发板的四个的数码管进行显示。二、设计思路首先,我们得了解板上四个八段数码管的特性进行了解。图1所示为数码管的原理图,从中可以知道数码是共阴的,即当LED_AN
0
推荐 23545
阅读
推荐 23545
阅读
An efficient KNN algorithm implemented on FPGA based heterogeneous computing system using OpenCL
我们小组今年2月份做出来的关于FPGA异构计算的成果,被发表于FPGA领域三大会议之一的FCCM(另外两大为FPGA和FPT,有人说还有FPL也算一大,额,只要你开心就好)。为了方便更多的朋友阅读(主要也是为了提高文章引用率),现在我把论文分享出来,供大家下载。由于一直没
0
推荐 2318
阅读
推荐 2318
阅读
always中的if执行条件的优先级
在一个always语句中,如果出现不同级的优先级判断时,一般大家采用if........elseif........else.....等,这种思维通常是软件编程的思想。对于FPGA编程时,我们一定要考虑综合后的电路。如果用过多的判断,或造成时序上的一些问题。因此,我通常我们采用以下方法:将优
0
推荐 7024
阅读
推荐 7024
阅读
【原创】FPGA应用(三)——按键控制led
一、设计需求设计一个按键控制led的功能模块,即一个按键控制一个led。随着每一次按键的按下,led就按照亮、灭交替显示。二、设计思路本次使用的按键为机械弹性开关按键,但由于机械触点的弹性作用,按键闭合时并不能马上接通,同
0
推荐 9479
阅读
推荐 9479
阅读
【原创】FPGA应用(二)——74HC595驱动
一、设计需求设计一个驱动74HC595芯片工作的功能模块,并在CB哥的开发板上8盏led灯上实现流水灯的效果。二、设计思路1、74HC595介绍及分析图1所示为74HC595芯片的封装及引脚分布。74HC595是由8位移位寄存器和8位三态并行输出的D型
0
推荐 6407
阅读
推荐 6407
阅读
【原创】FPGA应用(一)——流水灯
一、设计需求设计一个功能模块使红色飓风E45板上的8盏led灯流动起来,像流水一样。二、设计思路首先,有一点要明确的是led灯的每一次流动都是需要时间间隔的。也就是说,8盏led灯所对应的状态只有经过一段时间延迟后才能发生改变。根据这种思路
0
推荐 3669
阅读
推荐 3669
阅读
【原创】FPGA设计技巧总结---第一节
受时序控制的脉冲信号或时钟信号或其他信号的正确运用,对我们的设计非常有帮助。接下来,介绍下我总结的几种信号的产生。1)复位结束后,以固定时间(这里以5个时钟周期为例)产生脉冲信号,如图1所示:图1其相应的VerilogHDL实现如下所示:`timescale1ns/
0
推荐 4395
阅读
推荐 4395
阅读
NIOS II 系统定时器,定时器
用nios在调飞控单独调试定时器时,中断ok,单独调试timestamp,ok,结合在一起,两者都不正常工作了。思路:timer中断换成系统计时器中断,问题来了,中断进入了,可是不是我要的1ms中断一次啊我的代码如下:staticalt_u16led_cnt=0;//led0.5s闪烁alt_u32my_alarm
0
推荐 5800
阅读
推荐 5800
阅读
MiZ702学习笔记4——熟悉EDK从纯PS开始
上次笔记中,我们利用vivado新建了一个工程,仅仅用到了zynq的PL部分,也就是FPGA的部分,点亮了一个流水灯。这次我们我们就单单玩玩PS部分,也就是ARM部分,熟悉下这部分的开发流程。创建工程的过程和上一篇笔记是一样的,这次我们首先创建一个Block文件,用于放置IP。
0
推荐 29169
阅读
推荐 29169
阅读
千呼万唤始出来——FPGA异构计算书终于要出版了
在Altera大学计划陈总的大力支持和西安电子科技大学出版社各位编辑和领导的帮助下,历时快一年的写作,新书终于要出版了。有人问我为啥不在电子科技大学出版社出版?因为读书以来很多教材都是电子科技大学出版社出的,那质量……有阴影。由于是第一次领衔写书,犯了很多
0
推荐 3508
阅读
推荐 3508
阅读
BeMicro Max10->nios程序装载
Altera官方好像没有给出nios程序怎么配置到max10外部flash(可能我不知道),例如->epcs下面记录我的心路历程:1.nioscommandshell1)elf2flash--epcs--input="D:/MAX10_Project/RELEASE_QUADROTOR/software/quadrotor/quadrotor.elf"--output="D:/MAX10_Project/RELEA




