最新博文

0
推荐
2179
阅读

开关电源保护电路

开关电源的输入电路大都采用电容滤波型整流电路,在进线电源合闸瞬间,由于电容器上的初始电压为零,电容器充电瞬间会形成很大的浪涌电流,特别是大功率开关电源,采用容量较大的滤波电容器,使浪涌电流达100A以上。在电源接通瞬间如此大的浪涌电流,重者往往会导致输入
0
推荐
2529
阅读

DC/DC变换电路

DC/DC变换电路是将一种直流电源变换为另一种直流电源的电力电子装置。常见的DC/DC变换电路有非隔离型电路、隔离型电路和软开关电路。(1)降压斩波电路降压斩波电路是一种输出电压的平均值低于输入直流电压的电路。输出电压平均值为式中k为斩波器的占空比(2)升压斩波
0
推荐
1548
阅读

支持真正想做研究的同学

我们现在很多人都是很浮躁,总是急功近利,看不到长远。我想对大家说的就是,急不得,要踏踏实实地打基础,经验值的增加不是投机取巧能的来的。经过智能控制大赛,我想大家的经验值一定长了很多。如果大家还想做进一步的研究,可以联系我也许你没有什么好的想法,我这里
0
推荐
5441
阅读

基于 Nios II 的手持式 PDF417 码识别器的设计

获奖信息:名次三等奖参赛队员姜英刘家良任怀鲁大学院校山东科技大学指导老师陈新华1.设计概述(PreliminaryPaper)一、设计概述条码识别技术是以计算机、光电技术、图像处理和通信技术的发展为基础的一项综合性科学技术,是信息数据自动识别、输入的重要方法。在众
0
推荐
1886
阅读

台湾一所学校校长说的三句话

这三句话是:先做自己应该做的事,再做自己喜欢做的事;心中有人,眼中有事越在黑暗的地方越做光明的事;应该做的事是责任和义务,喜欢做的事是兴趣爱好。对学生来说,努力学习是自己首先应该做好的事,是学生的职责。所谓心中有人,就是要做到心中有父母、有老师
0
推荐
5409
阅读

基于 FPGA 协处理器的结构光图像的轮廓提取

获奖信息名次三等奖参赛队员曾振兴谢连雄张建生大学院校深圳大学指导老师龚向东吴庆阳1.设计概述(PreliminaryPaper)一、设计概述:随着现代工业对加工和检测的要求越来越高,迫切需要获得加工、检测对象的三维数据。在三维获取系统中,结构光系统由于其实现
0
推荐
2138
阅读

GPS的NMEA 0183协议

该协议为NAEA01832.0版,此协议是为了在不同的GPS导航设备中建立统一的RTCM标准。NAEA0183语句以ASCII格式输出,传输速率可自定义。缺省波特率为4800。传输长度表:传输长度=传输总字符数/每秒传输数波特率每秒传输数语句最大字符1200120GPGGA722400240GPGSA65480
0
推荐
2608
阅读

GPS的NMEA 0183协议

该协议为NAEA01832.0版,此协议是为了在不同的GPS导航设备中建立统一的RTCM标准。NAEA0183语句以ASCII格式输出,传输速率可自定义。缺省波特率为4800。传输长度表:传输长度=传输总字符数/每秒传输数波特率每秒传输数语句最大字符1200120GPGGA722400240GPGSA65480
0
推荐
4436
阅读

1394物理层芯片TSB41LV04A

TSB41LV04A_datasheet●完全支持IEEE1394-1995高性能串行总线标准以及P1394a补充协议●可以完全共用IEEE1394标准的FireWire和i.LINK●完全适应OpenHCI需求●提供四路每秒100/200/400Mbit传输率、完全兼容P1394a的线缆接口●完全支持P1394a协议包括:线路反跳、短
0
推荐
3099
阅读

Clock Specification——Multi-Frequency Clocks

QuartusIIHandbook,Volume36-33多频时钟Multi-FrequencyClocks某些情况下在设计中会有很多个时钟源提供时钟信号。增加的时钟也许扮演一个低频率低功耗时钟的角色。在分析这种设计时,create_clock命令提供了–add选项让你添加多个时钟节点。Example6–8
0
推荐
4309
阅读

Clock Specification——Virtual Clocks

QuartusIIHandbook,Volume36-32虚拟时钟VirtualClocks虚拟时钟是一个在设计中没有真正源或者说与设计没有直接关系的一个时钟。例如,如果一个时钟不是设计中的时钟,而仅仅作为一个外部器件的时钟源,并且外部器件和该设计有输入或者输出的管脚,那么就认为这个时
0
推荐
6360
阅读

Clock Specification——Generated Clocks

QuartusIIHandbook,Volume36-29生成时钟(GeneratedClocks)QuartusIITimeQuestTimingAnalyzer可以把修改或改变主时钟(或者引入时钟)特性的分频时钟、波纹时钟和电路作为生成时钟。你可以定义这些电路的输出作为生成时钟。这些定义可以让QuartusIITimeQuestTimi
0
推荐
3571
阅读

Clock Specification——Clocks

QuartusIIHandbook,Volume36-28时钟约束(ClockSpecification):约束所有时钟(包括你的设计中特有的时钟)对准确的时序分析结果而言是必不可少的。QuartusIITimeQuestTimingAnalyzer为各种各样的时钟配置和典型时钟提供许
0
推荐
4436
阅读

基于间隔式点阵显示技术的信息平台

获奖信息:名次三等奖参赛队员郭留成蔡志中朱敏大学院校北京理工大学指导老师王全玉王娟1.设计概述(PreliminaryPaper)1设计意图目前大型建筑物上或其他方面使用的电子显示屏大多都是由发光器件按点阵方式均匀排列的,图像由发光的点构成的,但这样的显示屏存在以
0
推荐
3660
阅读

一种基于网络的数字系统实验平台

获奖信息:名次三等奖参赛队员文雯贾丹丹应文威大学院校宁波大学指导老师李宏1.设计概述(PreliminaryPaper)1、设计意图随着计算机技术的快速发展,internet网络在世界的迅速普及,internet网络技术已经越来越广泛的应用到科研教学中来,使得不分地域,灵活