最新博文

0
推荐
1754
阅读

如何看懂别人的代码(上)

对于IT相关从业人员来说,看别人代码是必不可少的磨难。在学习阶段,我们经常需要从书上看别人的代码以吸取宝贵经验,这是相当枯燥无趣的过程,也时常无法领会作者的意图。在实际工作中,不可避免的出现需要接手做到一半的项目或是团队合作的项目,这时候就...
0
推荐
2094
阅读

继电器为什么要并联二极管

电感和电感器 电感(inductor)是一个绕在磁性材料上的导线线圈(coil),电感通以电流时产生磁场(magnetic field),磁场很懒,不喜欢变化,结果呢,电感就成为阻碍其电流(current)变化的元件。如果流过电感的电流恒...
1
推荐
3804
阅读

基于FPGA的双目立体匹配(测距)的实现(二)

0
推荐
2436
阅读

一份C代码搞定所有CRC校验

CRC校验,一份C代码让你明白CRC校验的实现过程,满足你的拿来主意,奉上代码!
1
推荐
31496
阅读

填坑:你可能学了假的数字集成电路——从ISSCC文章分析数字电路与数字系统的区别(二)

这个坑挖得太久了,
1
推荐
3167
阅读

基于定时器0 LCD1602可调的电子时钟

基于定时器0的可调节时间,通过三个按键可以调节。
0
推荐
6798
阅读

cadence vmanager(十) vplan与vmanager结合使用的例子

下面,用vplan与vmanager结合使用,来对一个验证环境,实现MDV的验证。所验证的DUT,以及搭建的验证环境,是根据testbench.in网站上的systemverilog的demo来搭建的。demo的网站如下:http://www.testbench.in/SL_00_INDEX.html本demo,是使用vmanager的本地模式,如果使
0
推荐
4157
阅读

图像插值算法研究——算法效果比较(Matlab验证)

之前写过两篇博文,介绍了最近邻插值,双线性插值和9点插值算法的基本理论,今天用Matlab来验证,并简单对比一下效果。之前的博文地址为:
0
推荐
4024
阅读

cadence vmanager(九) vplanner介绍

验证计划,是整个验证的基础,这个会指导后面的验证过程。cadence提供了vplanner工具,对验证计划的管理,并且还提供了,各个feature和环境中coverage,checker的对应。将来在vmanager中,可以可视化的看到,各个feature的验证情况以及进度。一、vplanner软件的启动vpla
0
推荐
2975
阅读

cadence vmanager(八) vmanager生成文件说明

vmanager在启动一个session之后,在生成很多文件,下面对这些文件,简要进行说明。下图是vmanager文件层次结构:顶层TOP-dir:是在vsif中,指定的session的顶层目录chain_N:此次session,生成文件指定的位置,默认是chain_0,可以在启动vsif文件时,指定已存在的sessio
0
推荐
4150
阅读

cadence vmanager(七) vsif文件介绍

vsif(verificationsessioninputformatfile),是vmanager启动一个session,必备的一个文件,该文件,指定了待运行的test。vmanager工具,会从该文件中,提取出test以及test的run命令,使用自带的runner去运行这些test的run命令,并且收集run的结果,最后集中显示。vsif
0
推荐
1078
阅读

桥式整流二极管

桥式整流电路克服了全波整流电路要求变压器次级有中心抽头和二极管承受反压大的缺点,但多用了两只二极管。在半导体器件发展快,成本较低的今天,此缺点并不突出,因而桥式整流电路在实际中应用较为广泛。需要特别指出的是,二极管作为整流元件,要根据不同的...
0
推荐
10249
阅读

推荐两个国外的FPGA学习资源网站

第一个是大名鼎鼎的OpenCore,第二个是Jean P. Nicolle的个人分享网站fpga4fun。下面分别简单介绍一下:
0
推荐
1354
阅读

各类二极管的识别技巧和检测方法

一、二极管的作用与识别方法1.1 作用二极管的主要特性是单向导电性,也就是在正向电压的作用下,导通电阻很小;而在反向电压作用下导通电阻极大或无穷大。二极管按用途分为:晶体二极管、双向触发二极管、高频变阻二极管、变容二极管、发光二极管、肖特基...
1
推荐
6618
阅读

推荐几份Verilog的进阶学习资料

如本文标题所示,这些资料并不适合初学者,而是是否有一定基础的学习者,想进一步提高巩固的。资料来自Sunburst Design(一家知名的Verilog&System Verilog(UVM)培训团队),作者为VSG(Verilog Sta...