最新博文

0
推荐
5097
阅读

跟文件系统(二)busybox构建跟文件系统

rootfs有两种格式:nfs方式启动的文件夹形式的rootfs和用来烧录的镜像形式的rootfs。一、busybox移植1、busybox下载busybox是一个开源项目,源代码可以网上下载。官网:https://busybox.net/downloads/,有多个版本。下载完毕后,在linux下解压。得到以下的一些目录和文
0
推荐
4204
阅读

跟文件系统 (一)跟文件系统简介

一、为什么需要根文件系统1、init进程的应用程序在根文件系统中linux在启动之后,会去执行init进程。将自己变为应用进程,而init进程就是linux的进程1,然后再由这个进程,去生成其他的进程。而这init进程,就是在根文件系统中,因此需要根文件系统,来向内核提供init进
1
推荐
4710
阅读

一个关于Diamond中的Reveal如何选用参考时钟的问题

最近在调试DDR3的时候遇到一个奇怪的问题,经过一段时间的排查定位,最后发现是Reveal引起的,下面来简单地总结一下。
0
推荐
2865
阅读

勇敢的芯伴你玩转Altera FPGA连载38::Verilog代码风格之双向管脚的控制代码

勇敢的芯伴你玩转Altera FPGA连载38::Verilog代码风格之双向管脚的控制代码特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1i5LMUUD 对于单向的管脚,输入信号或者输出信号,...
0
推荐
3043
阅读

计算存储一体化,在存储里做深度学习,架构创新实现下一代AI芯片

AI WORLD 2017 世界人工智能大会,加州大学圣芭芭拉分校教授谢源发表了演讲《人工智能时代的计算机架构创新》。AI时代硬件领域犹如战国群雄争霸,没有一种芯片能完全通用,也没有一家公司能独霸市场。在这个激动人心的时代,硬件研发似乎有无...
0
推荐
5111
阅读

奔驰E级USB充电模块拆解报告

首先谈一下我的感受,大家都用手机,但不一定知道目前国内车厂出现了一台神奇的设计,12个USB充电口,像装修房子一样。而其实汽车电源的设计具有特殊性,想要把单个USB的充电器做好,单就保护还有电压移植的工作就已经很不容易, 12个谈何简单。U...
0
推荐
2645
阅读

SITIME凭借什么而占据MEMS晶振行业的地位

电子产品与我们的生活形影不离,更是现代生活中不可缺少的产品,电子产品还分为多种类别,有消费电子、教育电子、计算机等。 随着电子技术应用领域的日益扩大, 电子产品以及电子元器件的可靠性问题愈来愈多的困扰着维修人员。影响电子产品可靠性问题...
0
推荐
3731
阅读

IGZO玻璃调试(NCPD/Sharp)

TFT(Thin Film Transistor)是指薄膜场效应晶体管,TFT液晶屏幕就是指液晶面板上的每一液晶象素点都是由集成在其后的薄膜晶体管来驱动,也就是曾经在手机领域上经常听到的“TFT屏幕”。常见的TFT驱动分类主要有a-Si T...
0
推荐
3734
阅读

LCD调试常见分析手法

第一步,确认不良信息。 收集不良信息,必须的信息:产品型号、不良率、客户对应窗口。 第二步,确认不良现象: 开机白屏一般有以下几种表现形式: 1.每台...
0
推荐
4836
阅读

LCD切屏处理

针对SPI,MCU接口在平台上的切屏现象
0
推荐
2248
阅读

勇敢的芯伴你玩转Altera FPGA连载37:Verilog代码风格之同步以及时钟的设计原则

勇敢的芯伴你玩转Altera FPGA连载37:Verilog代码风格之同步以及时钟的设计原则特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1i5LMUUD 有了前面的铺垫,大家应该明白了寄存器...
0
推荐
13991
阅读

【转】SerDes扫盲

FPGA发展到今天,SerDes(Serializer-Deserializer)基本上是标配了。从PCI到PCI Express, 从ATA到SATA,从并行ADC接口到JESD204, 从RIO到Serial RIO,…等等,都是在借助SerDes来提高性能。SerDes是非常复杂的数模混合设计,用户手册的内容只是描述了森林里面的一棵小树,并不能够解释SerDes是怎么工作的。SerDes怎么
2
推荐
3080
阅读

一种Low Latency的整数除法器设计

之前写过两篇关于除法器的文章了(http://blog.chinaaet.com/justlxy/p/5100052322和http://blog.chinaaet.com/justlxy/p/5100052068),今天来介绍一种全新的设计思想,这种设计的优势是可以用较少的资源同时实现高速度、低Latency的要求。与此同时,其缺点也很明显,只适用于除数位宽比较低的情况(比如1~8bits)。
0
推荐
1251
阅读

通用试验体系支撑平台下的反射内存网通信组件开发

 弗吉尼亚州夏洛茨维尔市,2011年1月12日讯-GE智能平台宣布推出半高卡PCIE-5565PIORC PCI Express反射内存节点卡,进一步扩充了GE的RFM 5565反射内存解决方案阵容,也体现了GE在该技术上的广泛经验。半高卡...
0
推荐
21521
阅读

谈谈EDA技术(三)

在新开始这一期之前呢,大家可以看一期《鸿观》: