最新博文
0
推荐 4525
阅读
推荐 4525
阅读
【原创】飞思卡尔FTF
飞思卡尔在深圳举行了2014年飞思卡尔技术论坛,在论坛上飞思卡尔向参会者展示了他最新的软硬件产品,开发平台、技术解决方案等,期间进行了八十多场专题演讲,给参会者带来的大量前言信息,很可惜,我没有机会参加这个论坛,可能众多的网友也不能亲临现场,今天我就把飞
0
推荐 3145
阅读
推荐 3145
阅读
【原创】飞思卡尔选芯神器
飞思卡尔是越来越赶时髦了,最近发现飞思卡尔的一个手机app,飞思卡尔称之为选芯神器,至于是不是神器,大家来看吧。飞思卡尔“选芯神器”可帮助您迅速找到适合的飞思卡尔MCU。您可直接按特性过滤,也可键入竞争对手的部件编号。该APP的对照参考部分包含以下8家竞争对手
0
推荐 2479
阅读
推荐 2479
阅读
旧新闻--飞思卡尔技术论坛在深圳开幕
今天是5月29日,飞思卡尔技术论坛已经闭幕了,虽然一直很关注飞思卡尔,可是最近一直忙,忙的昏天黑地,所以也就把这是给忘了,今天上网看到了飞思卡尔技术论坛闭幕的消息,所以发个旧新闻,飞思卡尔技术论坛在深圳开幕。5月20日,由飞思卡尔半导体主办的飞思卡尔技术论
0
推荐 4061
阅读
推荐 4061
阅读
【原创】kinetis系统时钟-finial-实例解析
之前的几篇博文里面详细而系统的介绍了kinetis处理器所用的时钟系统及其工作模式,这篇博文作为这个系列的总结,将介绍几个kinetis常用的时钟配置实例。在这里我们将着重介绍两个实例,配置完成后设置通过Flex总线将时钟输出,然后通过示波器来测量这个时钟的周期。1.pe
0
推荐 4775
阅读
推荐 4775
阅读
Modelsim-Altera 使用技巧总结(三)
软件使用版本:QuartusII13.0+Modelsim_Altera10.1d工程使用例程:tcd1209+ad9945,verilogHDL设计撰写人:Strive_JP参考资料:《ModelSim高级使用进阶_1_do文件和批处理文件使用_Camp》一、do文件使用在使用技巧总结(一)中提到了,保持波形文件格
0
推荐 1346
阅读
推荐 1346
阅读
教育信息化十年发展规划总结会在京召开
文章来源:中国教育信息化网1月17日,《教育信息化十年发展规划(2011-2020年)》编制工作总结大会暨教育信息化推进工作研讨会在教育部召开。教育部科技司王延觉司长、科技司信息化处张拥军处长、规划编制专家组组长杨
0
推荐 21916
阅读
推荐 21916
阅读
基于FPGA的74HC595驱动数码管动态显示--Verilog实现
一.数码管简要介绍数码管分为共阳极数码管和共阴极数码管。共阳数码管是指将所有发光二极管的阳极接到一起形成公共阳极(COM)的数码管,共阳极(COM)需接+5V才能使其工作。共阴数码管是指将所有发光二极管的阴极接到一起形成公共阴极(COM)的数码,共阴极(COM)需接GND
0
推荐 2863
阅读
推荐 2863
阅读
【红色飓风Nano二代测评】USB测试——发送与接收
赛【红色飓风Nano二代测评】USB测试——固件总结在上篇文章中已经详细介绍了固件配置,其实固件配置好之后,FPGA驱动是非常简单的一件事~~~我选择的是异步时序FPGA发送轻松成功了~~上位机下写一开始就把缓冲区接写满了,之后就接收不到数据了,感觉FPGA不能将USB芯
0
推荐 6760
阅读
推荐 6760
阅读
zedboard--HDMI小试
想尝试一下HDMI,结果发现人生是如此的艰难,最终还是在室友的帮助下完成了,仅仅是跑一个陆书上的13.4小节啊。血泪教训,果断记录之。开发环境:XPS14.6+SDK14.6首先在开头:我们需要的文件:1光盘中的src里面的,2.ADI官网中的文件。硬件设计:这部分没有什么问题,按
0
推荐 9876
阅读
推荐 9876
阅读
基于JTAG和Flash Programmer的NIOS II工程代码固化烧录
基于JTAG和FlashProgrammer的NIOSII工程代码固化烧录5.10.1概述QuartusII硬件工程会产生一个.sof的下载文件,通常用于JTAG在线下载调试。如果把这个文件转化为.pof文件可通过AS接口对FPGA的配置芯片(通常是一片
0
推荐 3519
阅读
推荐 3519
阅读
给Arduino打电话 — Twilio云通讯
怎样用你的电话呼叫Arduino,用Twilio和Yaler.net就可以做到!Twilio是一个网页服务器,可以把所有的消息都转移到电话中。这是一个用于电话通讯的RESTAPI,托管于云服务器。基于这样的环境,当有人呼叫Arduino预先设好的电话号时,Twilio向Arduino请求一个新的voice.xml
0
推荐 12899
阅读
推荐 12899
阅读
Modelsim-Altera 使用技巧总结(二)
软件使用版本:QuartusII13.0+Modelsim_Altera10.1d工程使用例程:tcd1209+ad9945,verilogHDL设计仿真选择:时序仿真撰写人:Strive_JP一、开始前的准备:时序仿真即后仿真,是利用SDF文件对原有设计进行时序标注之后,再进行仿真。时序仿真可以反映
0
推荐 5782
阅读
推荐 5782
阅读
Altium designer定制线宽和过滤器
1、定制线宽快捷键在画电路板过程中,常常需要改变线宽,shift+W可以调出线宽修改界面,具体的定制线宽方法如下所示点击DXP下的preference,如下图所示,点击favoriteinteractiveroutingwidth,弹出线宽定制界面。2、定制过滤器&nb
0
推荐 6759
阅读
推荐 6759
阅读
IEEE754标准的32位浮点数
IEEE754标准的32位浮点数之所以再次提起32位浮点数,是因为在今天交接工作过程中想到一年前在调试双口RAM过程中遇到的一个问题,当年在兴奋的解决掉这个问题之后,又迫不及待的赶进度,以至于当时的调试笔记没有做好,现在想到这个问题还要从新记录,感觉真的好囧
0
推荐 4411
阅读
推荐 4411
阅读
【转载】PCB孔的定义
文章出处:LCDHOME论坛网WWW.LCDHOME.NET原文地址:http://bbs.lcdhome.net/read-htm-tid-4841.html导通孔(VIA):一种用于内层连接的金属化孔,其中并不用于插入元件引线或其它增强材料。盲孔(BIINDVIA):从印制板内仅延展到一个表层的导通孔。埋孔(BU




