最新博文

0
推荐
3425
阅读

Vivado让IP封装如此简单

暂定标题
0
推荐
4647
阅读

关于word2007中公式自动编号与引用

word2007那些不为我知的技巧。。。相信大家都是这样,当有人问你office软件使用的怎么样,估计大家都会说使用的相当不错,今天,哥就在写中期报告时暴露了自己,狠狠的扇了自己一个耳光,今后再也不敢在外人面前嘚瑟了
0
推荐
3090
阅读

工作的基础

我最近读完了《金字塔原理》,并且正在读《麦肯锡教我的思考武器》,谈谈我的一点想法。我对于我当前的工作抽象,能够用来描述的是以下的图形。而个人成长的过程也是通过图像描述的而我的语言描述,就差了很多,只是按照以上图像的过程,在番茄
0
推荐
2341
阅读

飞凌嵌入式受邀参加2014TI处理器研讨会并推出多款新产品方案

2014年6月飞凌嵌入式作为TI公司的紧密合作伙伴,受邀参加TI公司在武汉、广州、南京、杭州、北京等地召开的处理器产品研讨会。作为一家专业的ARM板卡制造商,飞凌嵌入式在研讨会上带来了多款基于TICortex-A8架构的AM335x处理器的工业级开
0
推荐
17862
阅读

vivado设计一:建立第一个入门工程(基于zybo)

软件:vivado2013.4电脑:xp系统硬件:zybo(基于xilinx的zynq-7010主控芯片)实验一:利用vivado建立一个嵌入式系统(之前用PlanAhead在zed实现过,现在换成vivado和zybo了,感受一下不同的地方)启动vivado,建立新工程选择next,填写工程名称和选择工程路径Next,RTL
0
推荐
8253
阅读

力控组态软件做的工程,如何在电脑开机之后自动运行

有些现场的工控机,可能在运行一段时间之后需要自动的重启一下电脑,或者由于别的因素,工控机会不定时的重启,针对这种情况,力控软件给客户提供了开机自动重启的功能。操作步骤如下:打开力控软件,进入开发环境,找到系统配置下的初始启动程序,勾
0
推荐
5886
阅读

Vivado bug大揭秘——图像化界面配置中的Bug及解决办法

在VIVADO中,设计者可以通过手写约束语句的方式加入工程的约束,也可以通过图形化的配置界面加入工程的约束。对于初级使用者来说,图形界面配置的方法以操作简单、方便定位等优点,往往成为加入约束最佳的选择。VIVADO可以支
0
推荐
7797
阅读

[原创]博主和你一起学习如何高效使用Vivado进行设计---第一个项目

跟我学Vivado,因为我也是初学者,大家一起进步。您可以启动Vivado设计套件和运行该工具使用不同的方法根据您的偏好。例如,您可以选择一个Tcl脚本的编风格的方法,你自己管理来源和设计过程中,也被称为Non-Project模式。或者,您可以使用一个基于项目的方法来自动管理你的
0
推荐
3790
阅读

【VIP之旅】理解3×3算法模板

前言:本文是笔者宋桓公在读CrazyBingo的《基于VIP_BoardMini的HDL-VIP开发教程》所产生的感悟,在此记录下来,不一定理解正确,欢迎大家一起讨论,再次感谢CB大神的无私奉献~~正文:理解完shift_ram再来理解彬哥的3×3算法模板,似乎也不是那么难了。通过
0
推荐
18605
阅读

【基于Zedboard的图像采集教程】Zynq的图像采集及其显示

Zynq是Xilinx大约3年前推出的最新可扩展处理平台,是一块可编程SoC芯片。不过也可以把它当成一块ARM芯片,FPGA用来完成ARM的外设功能。因为本人是做图像方面工作的,所以本人从Zynq图像采集来了解该芯片的使用,以及在FPGA内的架构设计。也可能会说的不对,但尽量能给大
0
推荐
4882
阅读

【VIP之旅】FPGA的“特权”流水操作,初步理解

moduletest_Pipelining(inputCLK,inputRSTn,outputreg[7:0]result);reg[7:0]x,y;reg[3:0]i;always@(posedgeCLKornegedgeRSTn)if(!RSTn)beginx<=8'd0;y<=8'd0;i<=4'd0;endelsecase(i)0:beginx<=8'd1;y<=8'd1;i<=i+1'b1;end1:beginx<=8'd2;y<=8'd
0
推荐
8624
阅读

Vivado高效设计案例分享------用vivado2013.4 进行zynq 嵌入式系统的设计

软件平台:vivado2013.4硬件平台:zybo板卡计算机操作系统平台:win764位首先安装vivado2013.4软件。软件安装完成后,打开软件,构建zynq的嵌入式硬件平台。操作流程如下:1.打开
0
推荐
1516
阅读

个人关于移位运算符的一些理解

关于verilogHDL中位拼接运算符的理解:1.截取数据的不同位数进行拼接:例:data1=0100_1101data2=1011_0011data={data1[3:0],data2[7:4]}则可得:data=1101_10112.作为移位运算符使用,即在一个数据中对不同的位进行拼接,可以实现移位的作用:这里需
0
推荐
16734
阅读

【原创】Vivado神器之DocNav

Vivado2014安装完成以后会有2个文件出现在桌面上,具体如下图:上一个是vivado的软件,是主要的工具,但是一定不要忽略下面一个DocNav,今天我要讲的就是这个工具,打开一个会看到这样一个界面:这里面主要包括2个界面:一个是目录视图,一个是设计中心视图/左侧是一个
0
推荐
4779
阅读

【VIP之旅】攻克Shift Ram

话说,最近跟着彬哥步伐总算跨入了VIP的门槛,实现了摄像头采集,VGA实时显示。心里那是一个开心啊!终于可以开始VIP之旅了~~没兴奋多久,就被3×3算法模板这只拦路虎,打了个下马威~~要理解CB的3×3算法模板,必须深刻理解ShiftRam,这是必然的~~CB已经为我们付出