最新博文
0
推荐 3811
阅读
推荐 3811
阅读
0
推荐 3099
阅读
推荐 3099
阅读
W5100硬件设计和调试要点
文章来源:成都浩然与MCU的接口W5100与MCU接口采用并行总线方式(如果要使用SPI接口,建议采用W5200),因此W5100与MCU的接口设计相对简单。以AT89C52为例,如下图所示。外扩一个32K的SRAM(IS62C256),按照图示的硬件接口,地址线A15作为SRAM的片选信号。因此32
0
推荐 4252
阅读
推荐 4252
阅读
杭电学霸学业爱情两不误!
用代码抒写爱情在杭州电子科技大学,有这么一对学霸情侣。他们同是电子信息学院电子信息工程专业2010级学生,每学期成绩均保持在年级前十名,共获得各类奖项荣誉60余项,省级以上21项,是国家奖学金、校一等奖学金的座上常客。林崟和芦恺男生芦恺被卡内基梅
0
推荐 7573
阅读
推荐 7573
阅读
关于verilog仿真使用#和@的仿真结果不同的研究
最近仿真一段很奇怪的代码,testbench中分别使用#和@,但是输出波形不一致。代码如下;modulejdshfks(inputclk,inputen,inputrst_n,input[3:0]a,outputreg[3:0]b);always@(posedgeclk)beginif(!rst_n)beginb<=4'b0;endelsebeginif(en)b<=a;elseb<=b;endendendm
0
推荐 7115
阅读
推荐 7115
阅读
【原创】Vivado高效设计案例-----XJTAG的简化边界测试
AET又有新活动,鼓个掌,太给力了。Vivado作为赛灵思的新的拳头产品,可提供全新构建的SoC增强型、以IP和系统为中心的下一代开发环境,以解决系统级集成和实现的生产力瓶颈.VivadoDesignsuite在总体生产力、使用简易性和系统级集成能力方面领先一代。忍不住
0
推荐 3353
阅读
推荐 3353
阅读
搭建属于你的家庭网络实时监控–HTML5在嵌入式系统中的应用·高级篇
*本文已刊登在《无线电》2014年第6期《搭建属于你的在线实时采集系统》中已经对HTML5平台有了初步的认识,并基于此向大家展示了如何将采集到的数据上传至网络,实现实时观测。HTML5是近十年来Web开发标准最巨大的飞跃。想必你已经体会到了HTML5的便捷之处,为了帮助大家
0
推荐 1957
阅读
推荐 1957
阅读
转载-2013-2014年度电子行业十大关键词盘点与展望
http://www.hqew.com/info-278353.html2013年全球半导体产业增速持续放缓,但技术创新依然亮点频传。低耗高能继续挑战极限,集成化趋势不断提升,创新永无止境!在芯片制造端,首先是,苹果64位处理器面世及MTK推出真八核处理器,将八核与64位之争推向了舆论的焦点。其
0
推荐 4138
阅读
推荐 4138
阅读
获奖名单之——“无线连接你我他”主题季博客大赛
各位亲爱的网友:ChinaAET“无线连接你我他”主题季博客大赛(http://comm.ChinaAET.com/wireless2014)历时三个月,共收获60篇参赛博文。ChinaAET工作人员根据不同奖项认真评审,获奖名单终于出炉
0
推荐 3085
阅读
推荐 3085
阅读
FPGA是什么?FPGA现状?怎样学习FPGA?
FPGA是什么?FPGA现状?怎样学习FPGA?FPGA介绍FPGA是现场可编程门阵列的简称,FPGA的应用领域最初为通信领域,但目前,随着信息产业和微电子技术的发展,可编程逻辑嵌入式系统设计技术已经成为信息产业最热门的技术之一,应用范围遍及航空航天
0
推荐 3985
阅读
推荐 3985
阅读
Vivado彩蛋:Google Glass 推出带镜框款和墨镜款
Vivado高效设计案例分享博客大赛已经启动了,值得一提的是除了诸多丰富的奖品外,如果最高得分博客有效评论过千且点击过10万,我们将为您送出工程达人必备的谷歌眼镜!比利时设计师vonFurstenberg为GoogleGlass设计了5种带镜框的款式,和8种墨镜款式。从6月23日开始,这
0
推荐 12030
阅读
推荐 12030
阅读
Vivado bug大揭秘——那些年我们遇到的bug
VIVADO做为Xilinx推出的一大利器,集成了ISE、EDK、Chipscope(比其更高级)等多个开发工具于一身,给设计者带来极大的方便,同时在综合和实现的速度上也提升较多。然而,如此之大的软件在刚推出不久难免有些瑕疵,也带来了使用时的一些烦恼,更苦恼的是这
0
推荐 5335
阅读
推荐 5335
阅读
Verilog testbench总结
时钟--------------------------------------------------------------------------------parameterClockPeriod=10;initialbeginforeverClock=#(ClockPeriod/2)~Clock;end--------------------------------------------------------------------------------initialbegi
0
推荐 6511
阅读
推荐 6511
阅读
Vivado设计套件提升生产力的九大理由
您的开发团队是否需要在极短的时间内打造出既复杂又富有竞争力的新一代系统?赛灵思AllProgrammable器件可助您一臂之力,它相对传统可编程逻辑和I/O,新增了软件可编程ARM处理系统、可编程模拟混合信号(AMS)子系统和不断丰富的高复杂度的IP,支持开发团队突破原有的种种
0
推荐 24206
阅读
推荐 24206
阅读
0
推荐 1948
阅读
推荐 1948
阅读
【红色飓风Nano二代测评】 网络模块设计
网络模块包括:MII管理模块,数据发送模块,数据接收模块,控制模块。MII管理模块:1.时钟产生模块:产生MII接口的时钟信号,这个时钟信号需要满足外部PHY芯片对时钟的要求。2.输出控制模块:因为MII连接到外部PHY的数据线实际只有一根线,输出控制模块需要




