Zedboard 学习笔记之《VGA的驱动显示以及逻辑分析仪的使用》
Zedboard的接口框图如下: 挂在PL侧的模块有HDMI、VGA、OLED等,下面将详细介绍在Zedboard上驱动VGA的过程,开发环境为Vivado 2016.2。Zedboard是通过权电阻网络来搭...
发表于 12/22/2016 2:34:21 PM
阅读(4888)
AMBA总线概述
AMBA总线是由ARM公司提出的一种开放性的片上总线标准,它独立于处理器和工艺技术,具有高速度低功耗等特点,受到集成电路设计行业的广泛欢迎。AMBA总线体系(AdvancedMicrocontrollerBusArchitecture)定义了三种总线:1.AHB(Advan
发表于 12/21/2016 4:29:03 PM
阅读(6104)
Zedboard 学习笔记之《PS读写DDR3测试》
在Zedboard开发板上,DDR3是连接在PS侧的,有两片DDR3,组成32bit,容量512Mb,下面就通过一个简单的读写测试来演示PS如何操作DDR3. 首先,打开Vivado,建立一个工程,选择器件时,选...
发表于 12/21/2016 3:33:04 PM
阅读(5454)
Zedboard 学习笔记之《XADC的使用》
在Xilinx的7系列芯片上,有一个XADC模块,这是一个双12bit的模数转换器。通过该模块,我们可以检测芯片的外部输入的各种电压和温度等。下面通过一个实例介绍片上XADC模块的使用。首先还是在Vivado新建工程,建好工程后,添加
发表于 12/20/2016 5:14:12 PM
阅读(11911)
FPGA时序约束(Altera)(转)
时钟约束#**************************************************************#CreateClock#**************************************************************create_clock-period8-name"ENET0_RX_CLK"[get_portsENET0_RX_CLK]create_clock-period8-name"ENET1_RX_CLK"[ge
发表于 12/20/2016 3:21:11 PM
阅读(5174)
(转)关于3分频电路的讨论
无论从算法上还是逻辑上,这个题目都非常简单,但是对于ASIC工程师,恐怕却是一个不小的挑战。 首先,看看我们的目标: 很简单吧,只要在响应的输入时钟沿上产生输出的翻转就可以了。但是对于ASIC工程师,却有很多东西是值得讨论的...
发表于 12/16/2016 4:26:49 PM
阅读(2256)
Zedboard 学习笔记之《EMIO的使用》
Zynq7020有两种GPIO,一种是上一篇讲的MIO,它是属于PS端的;另一种就是EMIO,属于PL端,有64bit,这种在操作时,需要分配引脚约束。Zedboard上有8bit的LED,通过EMIO来驱动。下面就来讲讲EMIO驱动LED的详细过程。注意这里还是采用
发表于 12/15/2016 4:53:42 PM
阅读(3822)
Zedboard 学习笔记之《MIO的使用》
ZYNQ7020芯片有54 个MIO(multiuse I/O),分布在Bank0和Bank1,与PS直接相连。 Zedboard开发板上MIO7驱动一颗LED,本文就介绍MIO7驱动LED的详细过程。 ...
发表于 12/14/2016 3:48:53 PM
阅读(3886)
Zedboard 学习笔记之《建立交叉编译环境》
早在2012年就获得了一块Zedboard开发板,当时由于面临毕业,没有很多时间去琢磨这块板子,那么趁现在有点时间,就拿出来玩玩,记录下学习的过程。 ...
发表于 12/13/2016 5:13:37 PM
阅读(3225)