XU.J.P

特殊的分频计数器技巧总结

软件使用版本:QuartusII13.0+Modelsim_Altera10.1d最近一帮朋友忙着找工作,期间面试问了我很多分频计数的题目,当时我傻了。感觉自己学的真是一坨坨。。。反思之后,也查了不少资料。逐渐把这问题解决掉,现简单地总结下。1、奇

同步化任意非同源时钟

在许多应用中只将异步时钟信号同步化还是不够的,当系统中有两个或两个以上非同源时钟的时候,数据的建立和保持时间很难得到保证。这时候,可以将所有非同源时钟同步化。在电路中引入一个高频时钟来实现信号的同步化。如下图所示:看到这个图,我当时理解了很长时间。做

Verilog testbench总结

时钟--------------------------------------------------------------------------------parameterClockPeriod=10;initialbeginforeverClock=#(ClockPeriod/2)~Clock;end--------------------------------------------------------------------------------initialbegi

时序图神器----Timedesigner

如何画出美观、大方的时序图,从接触FPGA开始,相信很多人都考虑过。用VISIO、用绘图工具,No,那不方便加丑爆了。今天推荐一款专业绘制时序图的神器------Timedesigner。1、首先从网上下载一款Timedesiner软件,鄙人用的是TimingDesigner9.103。网上有,找不到再留言给

TCD1209------时序仿真

花了两天的时间和一个大四的写了TCD1209和AD9945的程序,我负责写AD9945的,朋友复杂TCD1209,后期整合就交给他了。1209的驱动也就是更加TimingChart做好时序吧。时序信号有五个,直接把图贴

TCD1209------硬件调试

TCD1209的PCB已经做好了,刚拿到手就迫不及待焊接了一块,干劲十足啊,马上调试起来。板子做的太小了,不知道会不会影响使用呢。。焊接对我来说不是很难,虽然都是贴片的,但好歹以前干过这瓷器活。但郁闷的是244封装小了点,好在

线阵CCD------TCD1209驱动设计

很多时候,不是不会做,而是不想做。TCD1209,一款很多人都设计过的CCD线阵单色传感器。最近用FPGA来对其进行驱动设计。当然,首先需要设计出硬件电路。为此,将硬件电路的设计成以下几个部分:1、电源设计&nbsp