dynamic

有关Nios II IDE值得注意的几个问题

由于最近软件用了9.1版本的,所以不太适应,就一直试呀试呀,整得挺郁闷的,但同时也发现几个问题,与大家共同分享下。1.高版本使用低版本的nios时候,得注意cleanproject。2.nios的存储器的设置3.每次打开NIOS后insert一个

有关quartus ii 破解

用了破解文件license.dat还出现了这样的提示,是因为quartusii要用到两个破解文件,另一个是sys_cpt.dll,把它替换\altera\91\quartus\bin中的同名文件就解决了。我就是出现过这样的问题,开始把它看成是用来产生license的exe程序的附带文件了。Error:Currentlicensefil

有关Quartus II 的Internal Error的解决方法

一直用的是QuartusII9.0,但是最近有个工程用的是QuartusII9.1,因此也就出现InternalError。我觉得可能是低版本不兼容高版本吧,因此在网上找了一些解决方法,希望对大家遇到同样问题的同志有所帮助:转载:http://www.cnblogs.com/kingst/archive/2010/08/08/17

实现OpenCV的视频图像处理

转载:http://blog.chinaaet.com/detail/25757.html嵌入式ARM及ARM-Linux操作系统已广泛应用于工业控制、通信、医疗仪器等各个领域。ARM设计了大量高性能、廉价、耗能低的RISC处理器、相关技术及软件。技术具有性能高、成本低和能耗省的特点。适用于多种领域,比如嵌入

YUV 编码格式

转载:http://blog.chinaaet.com/detail/18185.htmlYUV编码格式YUV是被欧洲电视系统所采用的一种颜色编码方法(属于PAL),是PAL和SECAM模拟彩色电视制式采用的颜色空间。在现代彩色电视系统中,通常采用三管彩色摄影机或彩色CCD摄影机进行取像,然后把取得的彩色图像信

驱动调试常见问题_Camera

转载:http://blog.chinaaet.com/detail/18395.html作者:刘旭晖Raymond转载请注明出处Email:colorant@163.comBLOG:http://blog.csdn.net/colorant/主页:http://sites.google.com/site/rgbbones/在嵌入式系统,如手机等平台上使用的Camerase

NIOS2 DMA 传输模式

NiosII中的DMA传输有以下三种形式:1、存储器到存储器这种情况下需要同时打开发送通道和接收通道,而且源地址和目标地址都是自增的。tx=alt_dma_txchan_open("/dev/dma_0");//打开发送通道dma_res=alt_dma_txchan_send(tx,tx_buf,32,NULL,NULL);//tx_buf是源

受教黑金文档,再度优化兼容irq uart代码

转载:http://blog.chinaaet.com/detail/18528.html主要修改了函数类型,兼容了普通和增强型中断主要函数如下:(1)uart_regs.h(2)mcu_uart.h(3)mcu_uart.c(4)sys_main.c//--------------------------------------------------------------------------/**

volatile 指针指来指去干嘛呀->nios2 PIO中断ISR

转载:http://blog.chinaaet.com/detail/18478.htmlvolatileintkey_edge;void*key_edge_ptr=(void*)&key_edge;volatileint*key_edge_ptr=(volatileint*)key_isr_context;(1)volatileintkey_edge;a)定义整型参数key_edge。b)Volatile是type-modi

NIOS II 软核性能标准

转载:http://blog.chinaaet.com/detail/14283.html一些表格表1NiosII处理器系统的最大时钟频率(tMAX)(MHz)表2NiosII处理器系统的MIPS(每秒钟一百万个指令)表3在不同设备家族上的NiosII处理器系统的MIPS/MHz比表4NiosII处理器核和外设的逻辑元件使用率——S

NIOS II/f Data Cache and Tightly-Coupled Memory

转载:http://blog.chinaaet.com/detail/14249.html这个问题困扰了我n久n久了(2天)...IOWR写数据总结出郁闷的问题http://blog.chinaaet.com/detail/14241.html上篇博文中我提出了问题,对于#defineLED_DATA*(volatileunsig

NIOS II 处理器性能测试

转载:http://blog.chinaaet.com/detail/14207.html本文对NiosII处理器的经济型NiosII/e和快速型NiosII/f在不同的优化方式下测试其性能,测试了以下代码的运行时间。1、Printf//文件打印2、usleep(1000)//睡眠时间3、IOWR_ALTERA_AVALON_PIO_DATA//端口读写测试代码如下

FPGA Verilog 硬件描述 + NIOS II 软核设计 EPCS FLASH 容量解读 (实现最大的利用价值)

FPGAVerilog硬件描述+NIOSII软核设计EPCSFLASH容量解读(实现最大的利用价值)一些基本外设(NIOS/F,SDRAM,LED,KEY,EPCS,JTAG_UART等)(SOPCIP设计)QuartusIIVerilogTOPFile综合后QuartusII报表可见,差不多用了1/2的FPGA,相当于120KB的二进制文件NIOSII中Wate

FPGA、CPU与DSP技术正在走向融合

转载:http://blog.chinaaet.com/detail/25756.htmlhttp://china.toocle.com2011年03月11日08:55生意社生意社03月11日讯实际上,推动某项或几项技术发展方向的真正动力是市场与技术的综合因素,技术本身或内在的发展惯性并不是最重要的,或者说并非唯一决定

FPGA/CPLD状态机稳定性研究

转载:http://blog.chinaaet.com/detail/10816.html摘要在FPGA/CPLD设计中频繁使用的状态机,常出现一些稳定性问题,本文提出了一些解决方法,实验表明该方法有效地提高了综合效率.随着大规模和超大规模FPGA/CPLD器件的诞生和发展,以HDL(硬件描述语言)为工具、FPGA/C