最新博文

0
推荐
7581
阅读

转 详细解析基于FPGA的IIC程序

主题】:详细解析基于FPGA的IIC程序【作者】:LinCoding【时间】:2016.12.04【声明】:转载、引用,请注明出处 今天把IIC搞定了,IIC可以说是太重要了,很多IC都是IIC协议驱动的,IIC就是两根线一根SCL,一根S...
1
推荐
4112
阅读

差分放大电路的CMRR与输入电阻分析

分析了经典差分放大电路的共模抑制比CMRR与输入电阻RIN1.经典差分放大电路基于运放的经典差分放大电路在各模电教材中均能找到,利用分离电阻和运算放大器实现,如图1所示为一种差分放大电路:图1 经典差分电路(1)理想状态下的分析首先将OP...
0
推荐
6046
阅读

【原创】FPGA/CPLD设计开发的标准流程

【主题】:FPGA/CPLD设计开发的标准流程【作者】:LinCoding【时间】:2016.12.29【声明】:转载、引用,请注明出处 总结自《Altera FPGA/CPLD设计 基础篇》第二版。FPGA/C...
0
推荐
3017
阅读

热敏电阻的作用及工作原理,您都掌握了吗?

热敏电阻器是敏感元件的一类,能够将温度的变化转变为电信号的一种传感器,按照温度系数不同分为正温度系数热敏电阻器(PTC)和负温度系数热敏电阻器(NTC)...
0
推荐
4362
阅读

红外温度场测量

最近做了一个关于温度场测量的实验,简单来说,就是由拍摄的红外图像(热图)得到图像上各个区域的温度数据。首先对红外相机进行标定,选定一个曝光时间,标定的目的是得到目标温度与图像输出灰度(14bit)的关系。得到标定的样本点后,使用Matlab对结果进行拟合,可得
0
推荐
2599
阅读

转 FPGA 内部双口块RAM 读写实现

FPGA 内部块RAM 的读时序如下图: 可知,块RAM的读延时为两个时钟周期。FPGA 内部块RAM 的写时序如下图: 可知,块RAM 的写延时为0,但是RAM 中的内容是在写的下一个时钟改变。在ISE下实现对FPGA内部块RAM 的...
0
推荐
5254
阅读

转 AC701板子的ADV7511的HDMI输出测试

第一次拿到开发板,看了板子上有HDMI输出,所以第一个想办法点亮HDMI的输出数据。参考网上的《VESA Monitor Timing Standard》,该实例中是参考1024*768@60Hz,时钟为65MHz的时序标准设计。 ...
0
推荐
4033
阅读

转 AC701的DDR3测试读写(1)

今天是重阳节,所以提前祝福重阳节快乐。因为DDR3讲解内容比较多,所以分解成3节进行讲解。一个做FPGA的人如果不懂DDR3,Serdes,那基本等于没学习fpga。所以必须掌握ddr控制器才能深入fpga具体功能。注意以后基...
1
推荐
3894
阅读

转 做fpga怎么拿高工资

话说fpga工作是艰难的。多年的逻辑经验,还不如现在的小伙子一个ip操作。很多软件都把Ip封装好了,基本不用个人关心基本时序要求。工作一年的工程师说懂pcie,无非知道ip而已。想当年,多少人自己写pcie的ip,还有ddr3的代码。如今都...
0
推荐
5626
阅读

转 AC701的DDR3测试读写(2)

人这一辈子,不可能做一件事情。许许多多的成功人士都是做了无数的事情,只有一件事情成功的。或许有些事,你继续坚持带来微小的效应,那说明真的不合适。合适自己的东西,自己才会做的出色,独特,优秀。坚持多年的人,看看自己做的是否优秀,人生有几个十年...
1
推荐
3715
阅读

转 xilinx的RGMII 的PHY层逻辑设计(1)

啥叫加班猫,就是半夜还在加班的夜猫子。半夜还在写博客,请问在AET论坛属于什么水平。 今天讲解是RGMII的FPGA设计。因为这边文章主要是用XILINX的约束工具,所以标记为XILINX,其实你用altera平台也可...
1
推荐
3779
阅读

转 zynq总结

做技术还是得考虑真正的商业。树莓派,这玩意,只能玩玩,无法商用。那跟zynq有啥关系。?zynq这玩意也只能吹吹的东西。那些把集成的arm吹的天花乱坠的,估计没用过它卖过产品。这些项目也只是学校的课设一样,不实用。今天听到老总说,之前有个项...
0
推荐
2496
阅读

转 vivado 联合modelsim 仿真,关于libxil_vsim.dll

第二个,要编译库关联到modelsim中。编译完成后,然后仿真选择注意编译的库文件在但是在运行的时候看到modelsim弹出这个恶心的信息。Loading C:/Xilinx/Vivado/2014.4/lib/win32.o/libxil...
0
推荐
796
阅读

VIVADO 学习

开始学习 VIVADO 了,以后标记学习的结果 。
0
推荐
2841
阅读

全差分运算放大器的分析(2)

 前面解释了在ADA4930组成的单端转差分电路的输入电阻RIN的大小,可知当RF=RG=1KΩ的时候,RIN=1.33KΩ。图1单端转差分电路  如图1所示,假设信号源为2V VPP的信号,信号源的内阻为50欧姆,则为了达到阻抗匹配的作用...