最新博文
0
推荐 2522
阅读
推荐 2522
阅读
Linux--nginx域名绑定-url rewrite
进入/usr/local/nginx/conf编辑nginx.conf绑定域名:添加一个server元素,更改后的配置内容可能如下:server{listen80;server_namexmdm.easymobi.cn;indexindex.htmlindex.htmindex.php;root/home/wwwroot;location~.*\.(php|php5)?${fastcgi_pa
0
推荐 2025
阅读
推荐 2025
阅读
0
推荐 2394
阅读
推荐 2394
阅读
<自己动手写CPU>章七至章九总结
章七至章九总结 1.这几章多为具体指令的实现,基本的原理没有什么变化,重复性很强,属于一通百通型.2.涉及到的一些概念: 乘加器: 在数字信号处理的滤波器、FFT、卷积及各种矢量运算中,由于要执行Σb(n)*x(n - k) 一类...
0
推荐 2592
阅读
推荐 2592
阅读
第一阶段学习总结.章一至章六
第一阶段学习总结.章一至章六一.第一次了解Ubuntu相关的知识.原来只是粗略的用过Redhat. 等有空可以补充学一些操作系统相关的知识.二.处理器系统构成方面的了解. 由于正在学习微机原理,和这本书相辅相成. 1.按字节寻址的方法...
0
推荐 2050
阅读
推荐 2050
阅读
<自己动手写cpu>之二总结
--睡前阅读了关于异构计算isa方面的几篇文章,感觉cpu+gpu会是一个发展方向.毕竟当前对于计算能力的要求越来越高.--一位从事病毒分析工程师的心路历程,颇有收获.---明天更新之二总结.
1
推荐 8701
阅读
推荐 8701
阅读
对ddr3接口信号的描述
ddr3_ rst_n, DDR3复位输入(低有效)ddr3_ ck, DDR3差分时钟输入(P端)ddr3_ck_n, DDR3差分时钟输入(N端)ddr3_cke, ...
0
推荐 2520
阅读
推荐 2520
阅读
干货:精密电阻的特性与应用
今天我们一起来看精密电阻。对于汽车、工业机械及电信设备而言,精密的电子系统是其性能得以持续改善的关键所在。这就相当于一顿上好的四川火锅必须有花椒和辣椒才能保持麻辣过瘾一样。也正因如此,精密电阻的市场需求正日益增加。 在汽车电子行业中,...
0
推荐 1269
阅读
推荐 1269
阅读
0
推荐 1155
阅读
推荐 1155
阅读
0
推荐 3555
阅读
推荐 3555
阅读
【转】50个最常用的UNIX/Linux命令
1.tarcommandexamplesCreateanewtararchive.$tarcvfarchive_name.tardirname/Extractfromanexistingtararchive.$tarxvfarchive_name.tarViewanexistingtararchive.$tartvfarchive_name.tarMoretarexamples:TheUltimateTarCommandTutorialwith10PracticalExamples2.grepc
0
推荐 2783
阅读
推荐 2783
阅读
【转】SSH远程会话管理工具 - screen使用教程
一、screen命令是什么?Screen是一个可以在多个进程之间多路复用一个物理终端的全屏窗口管理器。Screen中有会话的概念,用户可以在一个screen会话中创建多个screen窗口,在每一个screen窗口中就像操作一个真实的telnet/SSH连接窗口那样。二、如何安装screen命令?除部分
0
推荐 2319
阅读
推荐 2319
阅读
【转】Linux下Weblogic创建域方法和步骤
Weblogic创建域以weblogic帐号登录(与创建域目录相对应账户)cd/home/weblogic/bea/weblogic92/common/bin执行./config.sh进入配置界面。配置步骤如下:1.Choosebetweencreatingandextendingadomain,选择CreateanewWebLogicdomain2.SelectDomainSource,选择ChooseWeb
0
推荐 2787
阅读
推荐 2787
阅读
<自己动手写CPU>中不懂的地方
1.在实现第一条指令ori的时候,读端口1,2的读操作使用的是组合逻辑,而写端口使用的为时序逻辑.作者特别强调了这一点.可是我不清楚这是为什么?问题的关键是在组合逻辑和时序逻辑的区分吗?套用书本上的话:组合逻辑的输出仅与当前的输入有关而时序...
0
推荐 2147
阅读
推荐 2147
阅读
FPGA设计小Tips:如何正确使用FPGA的时钟资源
相位匹配时钟分频器设计人员可使用相位匹配时钟分频器(PMCD)来生成相位匹配的分频输入时钟信号。这与分频时钟的DCM频率综合相似。PMCD还能生成设计中相位匹配但有延迟的时钟信号。在后一种情况下,PCMD能够在输入时钟信号和其它PMCD输入...
0
推荐 1930
阅读
推荐 1930
阅读
BUFG,IBUFG,BUFGP,IBUFGDS等含义以及使用
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPG...




