最新博文
0
推荐 5922
阅读
推荐 5922
阅读
基于FPGA的电压幅度测量(AD7476A)
基于FPGA的电压幅度测量(AD7476A)——两忘而化其道(fei199311)〇、开篇前言这次参加学校的校内电子设计比赛,负责电路测量模块的设计。本次设计初期,原想不会有太多问题,不过在设计过程中,发现了不少问题,主要是自己的问题-_-|||。一、名词解释AD转换:AD
0
推荐 4107
阅读
推荐 4107
阅读
基于S3C6410的ARM11学习(二) bootloader开发准备
程序之旅,首先就是要写bootloader。对于我们这种初学者来说,肯定是要去参考行业老大uboot的代码了。看看别人写的bootloader的流程是怎么样的。毕竟,ARM11和STM32是不一样的,执行main函数之前的工作都需要自己写代码,而不像开发STM32,直接调用ST
0
推荐 2616
阅读
推荐 2616
阅读
FPGA 初学者征程(6) modelsim altera 仿真
这么多天么没有写个人博客了,考研的确实辛苦,今天上了一整天的高数课,闲来无事,我们接着来。从前面的几篇博文中,我们学会了CPLD的简单的一些例程,包括LED和按键,这些属于比较简单的的。对单片机比较了解的朋友也许用过仿真器。作为一个合格的程序猿
0
推荐 2470
阅读
推荐 2470
阅读
FPGA 初学者征程(5)按键检测
原来的工程都是只有输出而没有输入,这次我们说大点来个人机交互,哈哈,好了,不吹了,我们今天学习按键的检测。学过单片机的小伙伴们都知道按键是我们对整个工程控制的接口。好了,我们先来看看按键的接口电路。&nbs
0
推荐 2488
阅读
推荐 2488
阅读
FPGA 初学者征程(4)流水灯
上次简单的一个例子简单的介绍了利用quartusII软件开发FPGA的整个流程,从本节起我们将逐渐的学习一些驱动,为了引起大家的兴趣,我们先学习可以看到现象的历程,在这结束之后,对于后面的博文我将会持续更新有关仿真的一些东西和代码调试的一
0
推荐 2273
阅读
推荐 2273
阅读
FPGA 初学者征程(3)开发流程
工欲善其事,必先利其器。下面我们就搭建FPGA的开发环境,开始我们的FPGA的开发之旅。我们知道FPGA是硬件,和学习单片机一下,这样的东西需要反复练习才能掌握,因此我希望在你的面前能有一块FPGA开发板,如果你的layout的能力比较强,您完全可以自己
0
推荐 2380
阅读
推荐 2380
阅读
FPGA 初学者征程(2)verilog 语法简介
各位朋友大家好,现在我们开始我们的第二篇征程;对FPGA稍微有点了解的朋友们都知道FPGA的开发语言目前主流的有两种,verilog和VHDL这两种硬件描述语言,现在systemverilog也是工程师开发FPGA的主流语言,由于本人限于时间原因,没有学习过systemverilog这里
0
推荐 2411
阅读
推荐 2411
阅读
FPGA 初学者征程(1)可编程器件简介
自己学习FPGA也将近一年多了,一年对于我这样的菜鸟来说也总是觉得要写点什么,这下面一系列的博文都是给初学者介绍的,还请各路大神指正,希望对于以后愿意学习FPGA的小伙伴给予一点点帮助,也算给自己的一些总结,我们一起共同进步。由于本人大三,现在忙
0
推荐 1998
阅读
推荐 1998
阅读
出现的问题
今天在做视频处理,将视频的RBG转换成YUV格式,然后对Y分量进行中值滤波,最后进行sobel边缘检测,原本都是写好的模块,移植之后发现VGA显示的是一片白,调试了好久均没有出现结果,后来思索的的过程中,想到在模块的例化过程中原来出现了一个没有将连线用wire声
0
推荐 2294
阅读
推荐 2294
阅读
关于一个always语句中不能对多个寄存器赋值问题的探讨
今天做一个简单的门控方波,在一个always语句中对多个寄存器赋值,发现在RTL视图中发现只有第一个被写的寄存器被综合出来了,其他的没有被综合出来,我不知道这个是综合器的原因还是其他什么原因但是,切记,不要在一个always语句中对多个寄存器赋值。
0
推荐 2316
阅读
推荐 2316
阅读
modelsim 最正确的破解方法
笔者在网上看到许多modelsim的破解方法,对于我来说都不好用,也许这个方法对您来说不一定好用但是也是一种方案,本人亲自试过,首先和网上做法一样,生成LICENSE.dat,修改环境变量,另外还需要将LICENSEwizard中添加LICENSE.dat,
0
推荐 6589
阅读
推荐 6589
阅读
quartus无法识别USB-Blaster的解决办法
今晚下载程序的时候突然发现quartus无法识别USB-Blaster,网上找了许多办法,因为我一直尊重原创,我将原因整理如下http://www.cnblogs.com/yuphone/archive/2010/08/18/1802131.htmlhttp://wljcom.blog.163.com/blog/static/56566192011816111357415/http://lanh
0
推荐 5133
阅读
推荐 5133
阅读
verilog中应该避免多源驱动
编译verilog时往往会出现如下错误:Error(10028):Can'tresolvemultipleconstantdriversfornet"cnt[24]"atTIME_Ctr.v(37),这是初学者往往遇到的错误,这是受C语言代码的影响所造成的。也就是一个输入输出端口往往在多个always语句中赋值,解决的办法是这样
0
推荐 3381
阅读
推荐 3381
阅读
4月26日上海,汽车电子产业趋势与新技术,电子技术应用.Tech-Workshop继续开讲!
借2015上海国际车展之东风,第四期“电子技术应用.Techworkshop”将在2015年4月26日下午在上海齐来大厦举行。鉴于汽车电子工程师在第三期关于“新能源汽车充电技术”主题的讨论意犹未尽之状况下,本期沙龙除关注2015国际车展之新能源汽车观感与
0
推荐 2531
阅读
推荐 2531
阅读
FPGA静态时序分析模型——寄存器到寄存器-转
1.适用范围本文档理论适用于ActelFPGA并且采用Libero软件进行静态时序分析(寄存器到寄存器)。2.应用背景静态时序分析简称STA,它是一种穷尽的分析方法,它按照同步电路设计的要求,根据电路网表的拓扑结构,计算并检查电路中每一个DFF(触发器)的建立和保持时间以及




