FPGA学习的一些误区
作者:某人(摘自网络,不知道作者)我常年担任多个有关FPGA学习研讨的QQ群管理员,长期以来很多新入群的菜鸟们总是在重复的问一些非常简单但是又让新手困惑不解的问题。作为管理员经常要给这些菜鸟们普及基础知识,但是非常不幸的是很多菜鸟怀着一种浮躁的心态来学习FP
发表于 2/25/2012 7:45:52 AM
阅读(1691)
对FPGA认识、学习和进阶
自从接触和认识FPGA以后,自由电子科技坚定的选择了FPGA器件作为我们创新和实现自身价值的承载平台,对此,我想从以下几个方面介绍一下。1.对FPGA的认识,为什么要选择FPGA现在的FPGA器件在电子行业中是一颗明星,这是一种正在不断采用新
发表于 2/25/2012 7:45:17 AM
阅读(2362)
我是一只IT小小鸟-连载1
作者序2009年3月的某个晚上,我跟侯磊同学在万柳宿舍卧谈。我们聊起初来北大软件学院时的志向与苦闷,我们梳理影响自己的人和事,说各自的实习感受和找工作的风风雨雨,说学校的教育制度和各个公司的文化。一夜痛快淋漓地说下来,我们不由总结出,要是研一或更早,有师
发表于 2/25/2012 7:44:40 AM
阅读(2701)
我是一只IT小小鸟-连载2
一、蒋宇东梦断计院,我和我最后的倔强握紧双手绝对不放下一站是不是天堂就算失望不能绝望--五月天《倔强》引子:我的感悟,我的忏悔我曾就读的沈阳航空工业学院的计算机科班(05级),属于二本院校的一本专业。我的大部分同学都是高考重点大学的落榜生调剂而来,算是高
发表于 2/25/2012 7:43:52 AM
阅读(2439)
我是一只IT小小鸟-连载3
二、刘帅在失望中寻找希望曾经多少次跌倒在路上曾经多少次折断过翅膀如今我已不再感到彷徨我想超越这平凡的生活--汪峰《怒放的生命》引子:失望中有希望么我是为数不多的本科毕业工作三年后再读研究生的人。上本科以来的十年,却大部分是在茫然中度过的。我迷迷糊糊,跌
发表于 2/25/2012 7:43:10 AM
阅读(2268)
我是一只IT小小鸟-连载4
三、辜新星时刻调整方向:找到人生的蓝海我想知道流星的美丽是否值得去寻求于是我心狂奔羽化成黑夜的彩虹蜕变成月光的清风幸福了我很久--郑钧《流星》引子:骑单车的故事小时候看过一个关于单车的故事:爸爸教儿子骑单车,儿子总也学不会。爸爸看出了问题所在,于是在再
发表于 2/25/2012 7:42:22 AM
阅读(1820)
我是一只IT小小鸟-连载5
四、唐雅薇再难也要向前爬等待阳光静静看着它的脸重重的壳挂着轻轻的仰望让风吹干流过的泪和汗总有一天我要属于我的天--周杰伦《蜗牛》引子:我是普通女生首先要说明两点:我是女生,我不是牛人。引用一个朋友的签名档:"用了20多年,生活只告诉了我一件事情:我只
发表于 2/25/2012 7:41:40 AM
阅读(2374)
我是一只IT小小鸟-连载6
徐宥掉进读书的兔子洞莫听穿林打叶声,何妨吟啸且徐行。竹杖芒鞋轻胜马,谁怕?一蓑烟雨任平生。料峭春风吹酒醒,微冷,山头斜照却相迎。回首向来萧瑟处,归去,也无风雨也无晴。--苏轼《定风波》引子:一件小事影响了我一生大学中的一切,其实都和大学前的经历和学习习
发表于 2/25/2012 7:40:56 AM
阅读(2152)
利用FPGA实现HDB3编解码功能
1引言数字通信系统的某些应用可对基带信号不载波调制而直接传输,其中传输线路对码型的要求如下:信码中不宜有直流分量,低频分量应尽可能的少,码型要便于时钟信号提取。根据这些要求,ITU-T(国际电联)在G.703建议中规定,对于2MHz、8MHz、32MHz速率的数字接口均采用H
发表于 2/25/2012 7:38:42 AM
阅读(3369)
基于FPGA的IEEE-1394b双向数据传输系统设计
随着IEEEStd1394-1995技术的高速发展,IEEE1394已经成为众多电子设备基本的外部接口。然而,要进一步扩展它的适用领域,就必须克服其接口被限制工作在较短距离以及不适用于较高数据传输率的缺陷。IEEEStd1394b-2002作为其修订版本支持800Mb·s-1传输速率,且中继
发表于 2/25/2012 7:37:39 AM
阅读(2659)
我的仿真工作流程(Verilog/Modelsim+Debussy)
这是献给大家的第二篇,文章详细说明了本人近一年来,自己摸索出来的一套仿真工作流程。接触过Modelsim这类软件的朋友可能都会感觉上手比较困难,原因有二:一、对仿真机制不了解,对基于source+testbench的工作流程不熟悉(大多数朋友接触FPGA仿真可能以waveform的方式
发表于 2/25/2012 7:36:44 AM
阅读(2790)
如何在Debussy / Verdi显示state名称帮助debug
两种方法1.當使用Debussy/Verdi開始*.fsdb檔後,儘管拉進來的信號是FSMstate,預設只會顯示stateencoding所代表的數值當然這是正確的,但若能顯示state名稱,相信可讀性更告,更方便debug。Tools–>ExtractInteractiveFSM…選擇FirstState或
发表于 2/25/2012 7:34:49 AM
阅读(3020)
keil for arm 关于enit0 中断计数
经过一下午的实验,终于能在keil编译环境下实现中断响应了。今天我用的是lpc2106,它和lpc211x类相比少了一些设置。Lpc2106的配置Lpc211x的Lpc2106GPIO的配置LPC211xGPIO的配置相比211x来说2106的配置少了不少。2106不需要配置是电平触发或上升沿、下降沿触发。。。。它
发表于 2/25/2012 7:33:28 AM
阅读(2296)
用Verilog实现基于FPGA的通用分频器
在复杂数字逻辑电路设计中,经常会用到多个不同的时钟信号。介绍一种通用的分频器,可实现2~256之间的任意奇数、偶数、半整数分频。首先简要介绍了FPGA器件的特点和应用范围。接着介绍了通用分频器的基本原理和分类,并以分频比为奇数7和半整数6.5的分频器设计为例,介
发表于 2/25/2012 7:31:17 AM
阅读(3695)
DES算法的介绍和实现(中)
三.文件加密解密工具在《DES算法的介绍和实现(上)》一文中,介绍了DES算法的原理,在本文中将给出一个文本文件加密工具的具体实现代码。3.1实现的介绍利用算法核心代码封装的接口函数笔者编写了一个针对文本文件的加密解密工具.下文叙述了在实践时的一些心得体
发表于 2/25/2012 7:28:49 AM
阅读(2010)
