CrazyBingo

显示器为什么要Gamma校正

显示器为什么要Gamma校正1.电视视频γ校正LED显示器的亮度非线性修正,常常被称为γ校正,但准确的说应当是反γ校正,因为前段视频信号经过了γ校正(1/γ),所以需要反γ校正修正回来。为了获得优质的全才显示效果,亮度修正是必不可少的,修正包括γ修正和一致性校正

Chapter 25: 国产FPGA之未来浅谈

第二十五章国产FPGA之未来浅谈http://www.agatelogic.com.cn/index.htm终于,完事了。。。。。。。。。。。。。。。。。。。时间过去了好久,大家肯定已经忘啦当年“国产FPGA助学活动”,这件事说快也快,光阴似箭,岁月如梭,甚至连我都快忘了此活动的初衷了……一个月

Chapter 24: 国产FPGA之开发中使用及Bug总结

第二十四章国产FPGA之开发中使用及Bug总结鄙人凡体肉身,步步为营,孤独的探索,无奈的测试,目前国产FPGA试用一段时间,软硬件调试过一些,相关使用总结如下,有图有真相,防止走弯路,请笑纳:(相关软件统统在CrazyBingo.googlecode.com,请自行下载“国产FPGA开发软

Chapter 23:国产FPGA之VGA驱动的崩溃

第二十三章国产FPGA之VGA驱动的崩溃为了真正测试国产FPGA的性能,为了探索这家伙时序上是否准确,为了后期能够用它来驱动摄像头,开始国产FPGA设计VGA控制器。希望……建立工程,综合编译,这些都是操作上的问题:很开心的编译完了……,RTL图如下所示:可是,可是……

Chapter22: 国产FPGA之8051中断使用

第二十二章国产FPGA之8051中断使用本章仅仅是为了通过使用8051外部中断源,做个示范,让大家知道国产FPGA内部资源的使用方法!玩过8051的孩纸都知道,8051有5个中断源,其介绍如下:8051单片机有5个中断源:●INTO-外部中断0请求,低电平有效,通过P3.2引脚输入。●INTl

Chapter21: 国产FPGA之8051外部SRAM运行

第二十一章国产FPGA之8051外部SRAM运行记得前面的博客我讲过,当8051代码大于1K的之后,得用外部SRAM,即国产FPGA第二种运行模式:主要是在FPGA和8051配置数据大于1K的情况下。首先,从SPIFLASH,导入FPGA的Bootloder到AstroII内部的2块EMB中,然后从2块EMB搬运8051代码

Chapter 20:国产FPGA之烧入多个版本的固件

第二十章国产FPGA之烧入多个版本的固件AlteraFPGA有RSU--Remotesystemupgrade,即远程系统更新,可以通过外部控制来切换EPCSx基地址,来实现多个版本的固件的运行。AstroII也有,AstroII支持多配置映像insystemconfiguration(ISC),不过亮点是,他不用外部控制,自带CPU

Chapter 19:国产FPGA之各种运行模式分析

第十九章国产FPGA之各种运行模式分析对于AlteraCPLD而言,其实Falsh架构,代码直接存储运行在片内;对于AlteraFPGA而言,其为sram结构,代码存储在外部EPCS存储器,上电后配置FPGA数据,让代码在片内SRAM中运行。不过对我们的国产FPGA而言,貌似不是一点点的灵活了,片

Chapter 18: 国产FPGA之8051内核调试

第十八章国产FPGA之8051内核调试所谓8051Keil调试,实际上是运用了AstroII的在线更新功能……用过Nios2的朋友知道,Niso2调试之前,必须先将固件下载到FPGA中去,才能在Nios中下载或者但不调试。这样做是因为FPGA是现场可编程,掉电丢失,首先将FPGA配置完之后,才能进

Chapter 17:国产FPGA之8051内核流水灯工程

第十七章国产FPGA之8051内核流水灯工程经过前篇8051内核的介绍,想必你应该知道这个国产FPGA8051是什么个东西了吧。但是你还不会用哈哈哈。。其实我也是从小白开始的。。多看看手册多尝试尝试就知道了。。其实fpga内的8051内核,我在国产FPGA开篇就讲过了。那个Oregano8

Chapter 16: 国产FPGA之8051内核介绍

第十六章国产FPGA之8051内核介绍如果国产FPGA价格上没有绝对的优势,如果国产FPGA他没有8051内核的话,我们学这个玩样干嘛?搞国产FPGA不就是为了8051内核嘛?集成单片机与8051内核,对于低端场合,单芯片完成设计,在价格和性能上达到一个比较客观的平衡。相信如果国产

Chapter 15:国产FPGA之让没有晶振的生活成为可能

第十五章国产FPGA之让没有晶振的生活成为可能当年我在CPLD的UFM使用中,讲过让没有晶振的生活成为可能,感兴趣的朋友可以看看"让没有晶振的生活成为可能——UFM"http://www.cnblogs.com/crazybingo/archive/2010/05/14/1735338.html其实国产FPGA也未尝不可。

Chapter 14:国产FPGA之内部PLL的使用

第十四章国产FPGA的之内部PLL的使用前前一节不解的一个问题,必须使用PLL才能为MSS和Fabric提供时钟,明明不用PLL跑的好好的。。。但听人说也许是推介是专用,故没办法,我们开始PLL吧。。。只用外部晶振,才10M,非常的不爽。据说AstroII能够跑到150M,没有PLL怎么行呢

Chapter 13:国产FPGA之全局时钟网络介绍

第十三章国产FPGA之全局时钟网络介绍本来想直接讲国产FPGA的内部锁相环PLL的,但是发现这个PLL比Altera的锁相环复杂多了,没办法,要讲PLL,不得不线弄明白AstroII的全局时钟电路,这根QuartusII真的有点不一样,具体见下图:在国产FPGAAstroII中,时钟电路太重要了,他

Chapter 12:国产FPGA之Logic流水灯工程

第十二章国产FPGA之Logic流水灯工程某人啊,干嘛还节约这5RMB的有源晶振,虽然无源或者晶振廉价,但好歹你画上去了啊,干嘛~~~~(>_<)~~~~首先,如果你想学跟着Bingo,StepByStep学国产FPGA,请先自行焊接上有源晶振,因为焊接好了这个,接下来就很简单了,而且跟Q