CrazyBingo

《FPGA设计技巧与案例开发详解(第二版)》资料包与介绍等

呕心沥血几春秋,携友再创第二版,《FPGA设计技巧与案例开发详解》,在去年经历了《FPGA设计技巧与案例开发详解》第一版的各种风风雨雨后,我们响应广大网友与高校学生的号召,精心的修订了第二版,仅此献给正在FPGA世界徘徊的挚友们,掌舵未来,...

FIFO一旦写满,再写就会死掉

经常发现神奇的问题,摄像头开发的时候,如果FIFO写完了,不是溢出,而是死掉。。。于是乎强迫自己modelsim一下。。结果真的如此,,,一旦将FIFO写完,FIFO就会死掉,数据情况,再也没有然后了。。。

VGA 全图单色Logo的实现-巧用PS+pic2mif软件

VGA全图单色Logo的实现-巧用PS+pic2mif软件首先感谢网友【非洲爷爷跳得高】想我推荐的图片转mif的软件。。。还是有人写了现成的软件,哈哈。。。。想要实现图片的Logo,在VGA中显示,我们需要生成Mif/Hex文件,存入ROM读取,刷VGA实现。。而原本本人设计了C2Mif软件,可

USB接口兼容的线性锂离子电池充电器电路

CN3051/CN3052是可以对单节锂离子或者锂-聚合物可充电电池进行恒流/恒压充电的充电器电路。特点:该器件内部包括功率晶体管,应用时不需要外部的电流检测电阻和阻流二极管。CN3051和CN3052只需要极少的外围元器件,并且符合USB总线技术规范,非常适用于便携式应用的领域

曾几何时,我也要开始“谈婚论嫁”了。。。

时间过得太快,我仿佛已经忘了自己,是否依然在继续为梦想坚持;也似乎已经忘了自己,身处何处。。。。离开杭州,来到西安,已经有2年了。原本接受不了就改变,改变不了就离开,于是一念之间,来到了1000多公里外的西安,一晃而过

【技术分享】04: CY7C68013 Slave FIFO及PCB设计

1.1.1.68013SlaveFIFO模式介绍对于CY7C68013的通信接口而言,最主要的有GPIF与SlaveFIFO。SlaveFIFO模式是FX2最常用的模式。芯片工作于SlaveFIFO模式下,该芯片就像一个USBFIFO。一端接USB口,另外一端就是一个简单的FIFO接口。USB的数据直接从上位机传递到该FIFO

FPGA/DSP背后的故事—退耦电容电路设计的探讨

FPGA/DSP背后的故事—退耦电容电路设计的探讨总结→不断的思考→这到底是为什么!!!!!(1)LX16-Spartan-6这是斯巴达6的板子,话说这电源这集的虽乱但看起来好牛逼的说,看看背后的故事:斯巴达6的背后走了一个十字架式的去耦电容。(2)DE2-35:DE2-35FPGA去耦,目

【PSOC4】PSOC4 Kit 固件库等的安装(下载)

呵呵,我可以呵呵吗??这虽然上图获赠Kit的仁兄们貌似都没有收到板子是吧,但是我研讨会上U盘的Kit固件还是得共享一下额。。。。就一个17M的玩样,如下:PSOC均在Creater下开发,在安装好PSOCCreater2.2后,直接安装CY8CKIT042SetupOnly_RevSS,便可以进行PSOC开

【PSOC4】PSO4 Creater下载以及安装指南

1.PSO4Creater/Design下载安装要下载软件,就先必须在Cypress注册一个账号,veriify后才有通行证!同样最后软件(Creater/Design)也可以通过此账号来注册!官网地址为:https://secure.cypress.com/1.1.PSO4Creater下载安装http://china.cypress.com/?id=2494&sour

【PSOC4】PSOC4 Cypress网摘及简介

官网:http://www.cypress.com/请问PSoC片上系统与单片机和ARM的区别和相同的地方http://bbs.21ic.com/icview-119221-2-1.html到目前为止,有三种技术对电子工程师设计电子产品的模式产生了重大而又深远的影响,它们是:可编程微控制器(MCU),可编程逻辑阵列和

【PSOC4】PSOC4研讨会记录&心得(西安)-Made By CrazyBingo

赛普拉斯PSoC4架构可面向嵌入式设计提供业界最灵活、最低功耗的ARM®Cortex™-M0器件真正可扩展、可无限重配置的架构,采用组件设计方法,必将对8位、16位和32位独立式MCU发起挑战。不知道是不是孤陋寡闻,只知道Cypress有68013类的U

单端转差分Multsim 电路仿真

单端转差分Multsim电路仿真CH1黄色为+输入信号,CH2白色为Vout+输出信号,CH3紫色为Vout-输出信号。CH1为2VVPP的正弦波,而CH2,CH3为VOCM=0V的共模信号,由图可见Vout+-Vout-=Vin*R2/R1=Vin。当Vin从+输入时,Vout+与Vin同相位,而Vout-与Vin反相,如下,刚好吻合下面

完美SRAM架构

完美SRAM架构今天又有人讨教我SRAM。。。话说SRAM我写过很多次,但是一直没觉得完美。。好吧那就浪费几个小时,完善一下架构。。。哎、、、、、封装好接口将在最后给出!!!//---------------------------------//Sramcontrolsignaldefaultalways@(posedgeclkorn

CCD 模拟→数字转换芯片功能解析

12Bit,65MBisADC-LTC1741单端转差分变压器:低频木有了运放:高频木有了(不隔离的话,推荐用OP)VCM电容必须大于等于4.7uF双极性ADC正负的补码=本身负数的补码=负数的补码是对其原码逐位取反,但符号位除外;然后整个数加1。例:-7的原码(10000111)→按位取反(11111

TCD1208、1209性能参数对照

TCD1208、1209性能参数对照接触CMOS许久许久,我终于开始走进CCD的世界了。精彩,从此刻开始。备注:①3:Φ2B为TCD1920D专有,和Φ2并在一起就可以(可能是为提高驱动能力)。②8:DOS补偿信号输出,为TCD1208AP专有。问题:3)为什么要复位脉冲其他:势阱概念:粒子在某