最新博文
0
推荐 4607
阅读
推荐 4607
阅读
Fmax = 1.5GHz ?!
今天在EETimes上看到新闻,一种最新的FPGA器件可以跑到1.5GHz。这么具有颠覆性的产品不可能是Altera或者Xilinx出品的,就算他们有这样的技术,现在推出也有点太着急了,不合算。所以,一定是个初创公司,不搅局就难以立足。New1.5GHzFPGAsshippingnow!看到这一产品是基
0
推荐 7200
阅读
推荐 7200
阅读
IEEE 1149.7 - 下一代JTAG调试标准
相关链接:IEEE1149.7ReinventingJTAGforSoCdebuggingTIdrivingdevelopment,ratificationofIEEE1149.7embeddedsystemstandardIPextremerollscJTAGIPcoreTueOct21200816:56:26PDTJTAGGetsanUpgrade-TIandIPextremeDoacJTAGRiskStartSunNov9200808:53:50UTC+0800Tut
0
推荐 4544
阅读
推荐 4544
阅读
CERN - European Organization for Nuclear Research
10年前,我在科普读物《宇宙的最后三分钟》里第一次读到在建的强子对撞机将揭开宇宙起源的秘密。昨天,LHC2008的第一束粒子成功发射,众多科学家持续二十多年的工作取得了初步成功。在我生命的第三个十年中,我又一次见证了人类伟大梦想的实现。是科学幻想成真、还是预
0
推荐 5032
阅读
推荐 5032
阅读
0
推荐 9871
阅读
推荐 9871
阅读
科幻题材:未来的光子世界
边听JameyJohnson的CountrySong,边看着KevinMorris的FPGAJournal,在北京时间23:00,很容易想入非非。在不是太远的未来,人类社会的主要能量来源将会是太阳光能。就像今天我们被各种各样的电子产品围绕着一样,随着“直接光能利用技术”的发明,各种基于光能
0
推荐 17126
阅读
推荐 17126
阅读
Speed Grade——芯片的“速度等级”初探
最初接触speedgrade这个概念时,很是为Altera的-6、-7、-8速度等级逆向排序的方法困惑过一段时间。不很严密地说,“序号越低,速度等级越高”这是AlteraFPGA的排序方法,“序号越高,速度等级也越高”这是XilinxFPGA的排序方法。从那时起,就一直没
0
推荐 4974
阅读
推荐 4974
阅读
德州仪器第一季净利6.58亿美元 同比大增3771%
昨天看中央新闻频道正在介绍一些大企业第一季度的财政,基本报出的都是些跟生活用品相关的大集团突然听到了德州仪器的。而且增幅还挺大,有3000%多,我以为听错了。今天搜了搜果然啊!据国外媒体报道,周一德州仪器(TI)表示,受模拟芯片业务强劲的推动,2010年第一季
0
推荐 5437
阅读
推荐 5437
阅读
0
推荐 10115
阅读
推荐 10115
阅读
0
推荐 7651
阅读
推荐 7651
阅读
学习Tcl(六)——串口操作
在当前的工作中,我们通过串口向U-BOOT发送命令,通过md、mw命令读写CPU的外部总线实现对FPGA的参数配置。我们遇到的问题是:如何简便快捷地向U-BOOT传递大量的命令。在FPGA作为协处理器的系统中,这一问题是很普遍的。可供选择的方案如下:0.一次性拷贝-粘贴大量的文本
0
推荐 35113
阅读
推荐 35113
阅读
All the Altera Cookbooks
Altera开始喜欢上了Cookbook。AdvancedSynthesisCookbook:ADesignGuideforStratixII,StratixIII,andStratixIVDevicesMay2007AN470:BestPracticesforIncrementalCompilationPartitionsandFloorplanAssignmentsDec2007EmbeddedDesignHandbookMar2008Qua
0
推荐 3732
阅读
推荐 3732
阅读
从AVM Seminar学习仿真过程自动化
在Aldec的AVMSeminar中,我最感兴趣的是AVMSVI-04-AutomatingTestbenchTaskswithTcl。这个Seminar讨论的内容和我当前的工作重点是重合的。研讨会定于Thursday8/07/2008,11:00AM(PacificDaylightTime)开始。我虽然提前进行了注册,第二天又是休息日,怎奈北京时间凌晨2点
0
推荐 3616
阅读
推荐 3616
阅读
The Pragmatic Programmer
Everyday,worktorefinetheskillsyouhaveandtoaddnewtoolstoyourrepertoire....youllstartseeingresultsinamatterofdays.Overtheyears,youllbeamazedathowyourexperiencehasblossomedandyourskillshavegrown.Thisiswherepragmatismcomesin.Youshouldn’tbeweddedtoa
0
推荐 5730
阅读
推荐 5730
阅读
TimeQuest就一定要搞定——看懂时序波形图
时序分析和时序约束在很多朋友看来是FPGA设计中的“高级”技术,是可以“明天再学”的功课。想一想,我们设计的每一个正确运行的数字电路在每一个ps内都正在我们有意或者无意设定的时序约束范围内运行着——时序分析这门所谓“高级&
0
推荐 5727
阅读
推荐 5727
阅读
TimeQuest就一定要搞定——图解Multicycle Path时序余量计算(未完待续)
在上一篇关于TimeQuest的文章中,我引用了QuartusII自带的一个示例。这个示例很有代表性——两个相位关系固定的时钟域、标准同步设计、复杂组合逻辑路径、调用了DSP资源。这个例子用来学习TimeQuest的用法和时序分析的基本原理是再好不过了。除了上面提到的几




