最新博文

3
推荐
4158
阅读

Lattice ECP3中的Programmable Slew Rate介绍

首先介绍一下什么是Slew Rate。Slew Rate即为压摆率,可以理解为1微秒或者1纳秒等时间里电压升高的幅度,单位可以为V/s,mV/ns,mV/ps和μV/ps等。 在Lattice ECP3系列的FPGA中,Slew Rate可以配置为两种模式(速度等级):SLOW(默认值)或者FAST。(印象中,Altera 的Cyclone系列好像有四个速度等级)
2
推荐
9244
阅读

【转】LVTTL、LVCOMS、SSTL和HSTL接口简单介绍

LVTTL和LVCMOS(JESD8-5,JESD8-B) SSTL(JESD8-8,JESD8-9B,JESD8-15) HSTL(JESD8-6)
0
推荐
1449
阅读

菜鸟的第三堂课:xilinx开发板的第一个FPGA程序

这段时候忙着参加一个比赛去了,而且刚好公司又来了一个矿井光纤远程监控的项目,都没学习了,说起来真是非常的惭愧.......还好比赛拿了第一名,公司项目设计阶段也已经完成,算是对自己一种安慰......
0
推荐
1270
阅读

串口发送接收

该程序实现串口发送接收及其仿真/
0
推荐
5362
阅读

关于桶形移位寄存器的讨论

桶形移位寄存器即循环移位寄存器,在浮点加减运算、压缩/解压缩和图像处理算法中有应用,所以稍微说明下: 例如设计一个8位桶形移位器:8位桶形移位器是有8个数据输入位,8个数据输出位和3个控制输入位的组合逻辑电路,其输出字等于输入字的循环移位,循环移位的次数由控制输入位指定。比如,如果输入字等于ABCDEFGH(每个字母表示一位),且输入控制位为101(5),则输出字为FGHABCDE
0
推荐
1042
阅读

高精度方波

高精度方波
0
推荐
23328
阅读

《微机原理》的课程改革与电子类专业的转型求生之一——客从何处来?

前几天,接到学院的通知说:《微处理器系统结构与嵌入式系统设计》(原微机原理与接口技术)这门课,现在学院准备拿回来放在学院自己上了。主要原因是课时缩减以后,学分和课程内容都要调整。而目前微固学院能上这门课的就两个老师,我和某老师。问我有没有兴...
0
推荐
2135
阅读

赛灵思FPGA应用加速器已被部署到百度云服务器中

近日,赛灵思近日宣布,百度已在其公共云服务器中部署了基于赛灵思 FPGA 的应用加速服务。百度 FPGA 云服务器是百度云推出的一项全新服务,借助高效的赛灵思KintexFPGA、工具和软件,致力于满足企业和开发者开发和部署机器学习和数据安...
0
推荐
8256
阅读

简述DLL与PLL的区别

在学习Lattice ECP3系列FPGA时,发现芯片内部集成了两个DLL和10个PLL。PLL一般可以用来分频,倍频、相位调整,而DLL也可以做到这些基本功能,那么他们之间到底有什么区别呢?下面来做一个简要的分析与总结。
3
推荐
8529
阅读

【转】Lattice Diamond软件 生成和使用黑匣子文件(ngo)的方法

Lattice生成黑匣子文件的方法
0
推荐
3232
阅读

并行与串行的区别及并行通信的系统同步方式

本篇这里所指并行信号和串行信号,包括了传输(通信)方式,又有接口类型,同时还有数据本身的协议特点,信号、协议、总线和接口。想了解信号、协议、总线和接口之间的区别的,可以看前一篇文章:高速串行简史(一):信号、接口、协议及总线什么是并行信号?...
2
推荐
2952
阅读

高级FPGA设计——第一章:高速度结构设计

我们使用FPGA,除了实现预期功能之外,最关心的就是系统运行的速度,这是我们使用FPGA的最重要的原因。FPGA中速度包含3个指标:流量(Throughput):每个时钟周期处理的数据量,度量为每秒的位数。时滞(Latency):数据输入到...
0
推荐
1268
阅读

vivado求问

基于vivado得到网表文件,那如何在modelsim中基于这些网表文件,进行后仿真?求大佬解答
0
推荐
2854
阅读

Silego USB Type C集成电源分流器/开关-浪涌保护电压:130V,耐电压:28V

Silego集成了两个高性能低导通电阻nFET和快速过电压保护功能来为USB Type C设计扩充顶尖的系统保护功能。2017年6月20日,美国加州圣克拉拉-Silego公司作为高端可配置混合信号产品的开发商,今日推出 了一款用在中高端智能...
0
推荐
5122
阅读

Verilog-2001 之 generate 语句的用法

Verilog-1995 支持通过以声明实例数组的形式对 primitive 和 module 进行复制结构建模。而在 Verilog-2001 里, 新增加的 generate 语句拓展了这种用法(其思想来源于 VHDL 语言)。除了允许...