【设计心得】DDR3自带仿真测试一
之前从AET申请到了NANO2开发板,开始玩玩DDR3了。开发环境:ise14.6(已编译好xilinx的仿真库)新建ISE工程选择NANO2开发板中的芯片添加ddr3的IP核Next,选择spartan6的MIG把UG下载下来。选择64*16的,因为hynix也是这个容量后面一路默认,直到生成IP核。生成的IP
发表于 2014/12/18 22:08:25
阅读(3606)
【设计心得】modelsim三种仿真实验结果对比
既然决定认认真真搞FPGA,学好modelsim,那么就一路坚持下去!首先,继续摸熟modelsim仿真。今天摸清了用Modelsim做功能仿真,综合后仿真,时序仿真。纪录下过程和对比下结果。首先在前面的博客中,各种环境已经在前面搭建完毕,包括编译仿真库等,一会会有一个简单的各
发表于 2014/11/18 21:08:30
阅读(7041)
【读书笔记】CB代码风格和modelsim仿真
像借着新电脑之机,认真搞搞FPGA,没想到一个小小的仿真工程也让我栽了半小时的跟头(见后面)。读书心得看完了前5章,自己新买的电脑各种环境在11.15号也搭建完毕。记录下自己觉得有收获的地方1.按照CB工程文件目录,可以对工程文
发表于 2014/11/16 0:44:53
阅读(2437)
【读书笔记】--modelsim添加编译altera仿真库
Modelsim添加altera仿真库之前用quartus的时候都市altera-modelsim,在用xilinx的时候装个个modelsimSE版,感觉很不错,是时候抛弃altera-modelsim了。Xilinx仿真库编译之前博客有记录:http://blog.chinaaet.com/detail/35533现在添加altera的仿真库,和xilinx的过程有
发表于 2014/11/12 15:31:56
阅读(5329)
【读书笔记】inout口modelsim仿真
拿到CB书好久了,直到现在才开始写自己的心得。看到书中CB的经历,就像当初看到郭天祥经历一样,令人十分振奋。书中也介绍了软件的安装和一些警告的消除,这让我觉得CB是真的在告诉我们怎么去学好FPGA。然而,CB一直在强调代码风格和设计是基于测试的,也就是DUT,每一
发表于 2014/11/10 21:14:01
阅读(6770)
FPGA亚稳态解析
最近在复习FPGA相关的东西,看到这篇文章,很不错,转载过来引自:http://www.cnblogs.com/linjie-swust/archive/2012/01/07/YWT.html1.应用背景1.1亚稳态发生原因在FPGA系统中,如果数
发表于 2014/10/1 15:18:20
阅读(3339)
vivado设计四:自定义IP核测试
在vivado设计三中:http://blog.chinaaet.com/detail/37177已经建立了vivado工程和封装好了自定义IP核。那么接下来,我们对这个自定义IP核进行测试了:我们已经回到了主界面。1.createblockdesign这部分和vivado设计中:是类似的,就不贴图了,2.添加我们自定义的IP核Ad
发表于 2014/9/25 10:18:44
阅读(13583)
vivado设计三:一步一步生成自己的自定义IP核
开发环境:xpvivado2013.4基于AXI-Lite的用户自定义IP核设计这里以用户自定义led_ip为例:1.建立工程和设计一过程一样,见vivado设计一http://blog.chinaaet.com/detail/35736:这样我们就进入了主界面2.创建IPTools–》CreateandPackageIP来到IP创建欢迎界面:Ne
发表于 2014/9/14 17:06:51
阅读(20912)
Vivado设计二:zynq的PS访问PL中的自带IP核(基于zybo)
1.建立工程首先和Vivado设计一中一样,先建立工程(这部分就忽略了)2.createblockdesign同样,AddIP同样,也添加配置文件,这些都和设计一是一样的,没什么区别。双击,ZYNQ7ProcessingSystem下面的就和设计一中有一些不一样了:选择PS-PLConfiguration,EnableM
发表于 2014/6/19 20:28:55
阅读(29133)
vivado设计一:建立第一个入门工程(基于zybo)
软件:vivado2013.4电脑:xp系统硬件:zybo(基于xilinx的zynq-7010主控芯片)实验一:利用vivado建立一个嵌入式系统(之前用PlanAhead在zed实现过,现在换成vivado和zybo了,感受一下不同的地方)启动vivado,建立新工程选择next,填写工程名称和选择工程路径Next,RTL
发表于 2014/6/17 23:03:25
阅读(15998)
zedboard--HDMI小试
想尝试一下HDMI,结果发现人生是如此的艰难,最终还是在室友的帮助下完成了,仅仅是跑一个陆书上的13.4小节啊。血泪教训,果断记录之。开发环境:XPS14.6+SDK14.6首先在开头:我们需要的文件:1光盘中的src里面的,2.ADI官网中的文件。硬件设计:这部分没有什么问题,按
发表于 2014/5/28 20:57:58
阅读(5284)
【红色飓风Nano二代测评】PID控制器的FPGA实现
PID控制器的FPGA实现在小车的自主避障时发现,给定两个电机的速度参数值是一样的,但是两个轮子却走的不一样快,究其原因我没有对小车进行闭环控制,因此,现在开始做PID控制了。本文前面的说明,一串的公式截图都来自某硕士论文,人家写的真不错,我这里引用了,verilo
发表于 2014/5/20 20:57:45
阅读(4348)
【红色飓风Nano二代测评】帅气小车的超声波自主避障
某比赛给寄来了小车,十分帅气,越看越喜欢,前些天公布了原理图,果断先用NANO2来试试小车。可充电电池,超声波应有尽有,很是帅气,完全摆脱了接线的烦恼!更爽的是完全可以和NANO2无缝对接,各种happy啊NANO2可以直接USB供电NANO2有3个PMOD的接口小车的到来更坚定了
发表于 2014/5/20 11:12:54
阅读(2437)
【红色飓风Nano二代测评】Modelsim破解安装和中添加Xilinx仿真库及IP核仿真
Modelsim破解安装和Modelsim中添加Xilinx仿真库及IP核仿真参考Craftor的博客:http://www.cnblogs.com/craftor/archive/2010/09/14/1825628.html一.直没有用过Modelsim的SE版本,而ISE自带的Isim不能使数值模拟化变化,我在做PID仿真的时候不太好看数据,因此下载一个来
发表于 2014/5/16 17:08:08
阅读(3912)
华为实习招聘数字芯片过程
2014.华为实习招聘数字芯片技术面:首先就是自己的一个简单介绍,然后就问我懂不懂verilog,然后就开始了技术面了。基本知识1.verilog关键字考察如buf,event,include,initial等等lwaysand&
发表于 2014/4/23 9:32:59
阅读(3104)