最新博文
0
推荐 2998
阅读
推荐 2998
阅读
例说FPGA连载94:多分辨率HDMI显示驱动设计之板级调试
例说FPGA连载94:多分辨率HDMI显示驱动设计之板级调试特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc ① 参考装配说明完成装配,给VIP核心板上电。② 下载例程所在的“…\...
0
推荐 3484
阅读
推荐 3484
阅读
verilog 并列 连续赋值
当事件发生时,对于代码块中的非阻塞赋值语句,先计算所有非阻塞语句在【事件发生时刻】的值,(即以<=右端表达式的值),最后才把计算出的值赋给<=左边的变量。计算过程是以代码块中语句的书写顺序进行。虽有先后顺序,但<=右端表达式中变量的值均为【...
2
推荐 4366
阅读
推荐 4366
阅读
0
推荐 3110
阅读
推荐 3110
阅读
例说FPGA连载93:多分辨率HDMI显示驱动设计之iic_protocol.v模块代码解析
例说FPGA连载93:多分辨率HDMI显示驱动设计之iic_protocol.v模块代码解析特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc该模块实现IIC总线读写底层逻辑。该模块...
0
推荐 3492
阅读
推荐 3492
阅读
例说FPGA连载92:多分辨率HDMI显示驱动设计之iic_avl_driver.v模块代码解析
例说FPGA连载92:多分辨率HDMI显示驱动设计之iic_avl_driver.v模块代码解析特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc 该模块实现Ava...
0
推荐 2240
阅读
推荐 2240
阅读
DDS信号发生器的实现
一、功能描述本工程实现DDS直接数字式频率合成器,利用正弦波相位线性增加的特点,产生正弦波和余弦波。本工程主要由3部分组成:相位累加器,相位幅度转换,数模转换器DAC(FPGA外部实现)。其中,相位累加器的高10比特用于ROM的索引地址。二...
0
推荐 3315
阅读
推荐 3315
阅读
串行结构的FIR滤波器设计
一、功能描述FIR滤波器,即有限脉冲响应滤波器,顾名思义,是指单位脉冲响应的长度是有限的滤波器。而根据FIR滤波器的结构形式,分为直接型、级联型、频率取样型和快速卷积型。其中直接型又可以采用串行结构、并行结构、分布式结构。本案例实现了具有线...
0
推荐 3384
阅读
推荐 3384
阅读
例说FPGA连载91:多分辨率HDMI显示驱动设计之iic_controller.v模块代码解析
例说FPGA连载91:多分辨率HDMI显示驱动设计之iic_controller.v模块代码解析特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc iic_cont...
0
推荐 3568
阅读
推荐 3568
阅读
例说FPGA连载90:多分辨率HDMI显示驱动设计之hdmi_controller.v模块代码解析
例说FPGA连载90:多分辨率HDMI显示驱动设计之hdmi_controller.v模块代码解析特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc 该模块产生多分辨率的HDMI显示...
3
推荐 4354
阅读
推荐 4354
阅读
FPGA 时序描述语言
先明确一下这里所指的“时序”,代表一组信号的逻辑关系,而不是指延时 steptime holdtime这些时序。 想要了解为什么会有这篇文章,请参考《FPGA何去何从》系列,和《FPGA需要怎样的HLS》,这里只关注TDL的实...
0
推荐 4504
阅读
推荐 4504
阅读
例说FPGA连载89:多分辨率HDMI显示驱动设计之功能概述
例说FPGA连载89:多分辨率HDMI显示驱动设计之功能概述特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc 高清晰度多媒体接口(英语:High Definition Multim...
0
推荐 5254
阅读
推荐 5254
阅读
例说FPGA连载88:工业现场实时监控界面设计之板级调试
例说FPGA连载88:工业现场实时监控界面设计之板级调试特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc ① 参考装配说明完成装配。② 下载例程所在的“…\ex15\vip_ex_...
0
推荐 22399
阅读
推荐 22399
阅读
1
推荐 3480
阅读
推荐 3480
阅读
例说FPGA连载87:工业现场实时监控界面设计之LCD显示驱动模块代码解析
例说FPGA连载87:工业现场实时监控界面设计之LCD显示驱动模块代码解析特权同学,版权所有配套例程和更多资料下载链接:http://pan.baidu.com/s/1c0nf6Qc 该模块除了实现正常的LCD驱动显示逻辑...
1
推荐 12104
阅读
推荐 12104
阅读
32位超前进位加法器的设计
最近在做基于MIPS指令集的单周期CPU设计,其中的ALU模块需要用到加法器,但我们知道普通的加法器是串行执行的,也就是高位的运算要依赖低位的进位,所以当输入数据的位数较多时,会造成很大的延迟,影响整个CPU的性能,为了减小...




